-
题名基于VHDL的有限状态机设计
被引量:7
- 1
-
-
作者
张武
-
机构
安徽农业大学信息与计算机学院
-
出处
《东华理工学院学报》
CAS
2007年第4期366-369,共4页
-
文摘
VHDL是EDA的关键技术之一。有限状态机是实现高效率高可靠逻辑控制的重要途径。本文通过使用VHDL硬件描述语言和复杂可编程逻辑器件EP1C3TC144设计模4可逆计数器电路的过程,详细介绍了硬件描述语言(VHDL)和MAX+plusII集成开发软件在现代数字电子设计中的应用,阐述了有限状态机的特点,以及基于VHDL的有限状态机设计的方法和过程,并对设计过程中容易出现的问题进行了讨论。基于有限状态机的计数器有效消除了计数器中经常出现的时序毛刺现象,该模4可逆计数器在可编程逻辑器件EP1C3TC144上实现。
-
关键词
EDA
VHDL
有限状态机
max+PLUSII
-
Keywords
EDA
VHDL
FSM
max + plush
-
分类号
TP331.2
[自动化与计算机技术—计算机系统结构]
-
-
题名基于VHDL的超前-滞后型数字锁相环设计
被引量:3
- 2
-
-
作者
庞存锁
韩焱
-
机构
中北大学电子测试技术国家重点实验室
-
出处
《电子测量技术》
2008年第2期17-19,共3页
-
文摘
锁相环电路作为一种重要的功能电路在通信、导航、控制、仪器仪表等领域得到了广泛的应用。本文运用最大后验概率估值MAP原理,设计了数字锁相环的数学模型,同时根据模型的组成设计了锁相环电路的各组成模块,编写了相应的VHDL程序,运用MAXPLUS Ⅱ软件完成了该电路的逻辑输入,系统编译,功能仿真,同时对设计实现过程中应注意的相关问题也作了具体讨论,对实际应用与设计具有指导作用。
-
关键词
VHDL
数字锁相环
max+PLUSⅡ
MAP
-
Keywords
VHDL
digital phase-locked loop
max+plush
MAP
-
分类号
TN943.3
[电子电信—信号与信息处理]
-
-
题名基于CPLD的电子密码锁设计
被引量:5
- 3
-
-
作者
范柳絮
李宏
陈娟
谷志敏
-
机构
西安石油大学
青海油田分公司采油二厂
西北工业大学
-
出处
《电子测量技术》
2008年第3期180-182,186,共4页
-
文摘
本文介绍了一种在MAX+PLUSⅡ环境下,采用复杂可编程逻辑器件(CPLD)的新型电子密码锁设计方法,阐述了其工作原理和软硬件设计方法。该密码锁通过扫描电路、键盘译码电路、弹跳消除电路、比较电路和七段译码电路等实现了密码输入、数码清除、密码激活、电锁解除、密码更改和误码报警等功能。本论文对该密码锁的程序进行了功能和时序仿真,结果表明该密码锁的功能满足设计要求,能够实现正常开锁、上锁和修改密码。该密码锁体积小、功耗低、易于维护和升级,有很好的市场前景。
-
关键词
电子密码锁
CPLD
VHDL
max+PLUSⅡ
-
Keywords
electron coded lock
CPLD
VHDL
max+plush
-
分类号
TP23
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名MPEG-2量化器和熵编码器的设计
- 4
-
-
作者
蔡欣
唐朔飞
-
机构
哈尔滨工业大学计算机科学与工程学院
-
出处
《黑龙江工程学院学报》
CAS
2001年第3期53-56,共4页
-
基金
国家863计划智能计算机系统主体支持
基金项目编号:863-306-03-07-2。
-
文摘
量化和熵编码是MPEG-2编码中重要的数据压缩方式,本文在对MPEG-2编码过程分析的基础上,具体讨论了MPEG-2编码器中量化器和熵编码器的功能及其实现,对按功能划分的量化器、扫描电路、游程编码器、可变长编码器四大模块,分别作了详细的结构设计并进行了功能模拟和验证。
-
关键词
MPEG-2
量化器
熵编码器
数据压缩
结构设计
图像
-
Keywords
MPEG-2
entropy encoding
VHDL
max+plush
-
分类号
TN911.73
[电子电信—通信与信息系统]
-
-
题名基于FPGA的脉冲量输入模板的研究
- 5
-
-
作者
方斌
-
机构
郧阳师范高等专科学校
-
出处
《微计算机信息》
北大核心
2008年第14期195-196,247,共3页
-
文摘
可编程逻辑器件的应用成为现代电子电路设计中的高效方式,它可以实现高效率、可靠的设计,也可以进一步提高电路的集成度。为满足工业现场高速通信的需要,并实现复杂控制系统的实时控制。本文设计一款基于FGPA的脉冲量输入模版。文中主要是对FPGA器件进行设计,使用了软件开发工具Max+PlusII。
-
关键词
FPGA
脉冲量
电路设计
max+PLUSII
-
Keywords
FPGA
ulse
Circuit Design
max+plush
-
分类号
TN409
[电子电信—微电子学与固体电子学]
-