期刊文献+
共找到119篇文章
< 1 2 6 >
每页显示 20 50 100
高精度低功耗电流采样电路设计 被引量:13
1
作者 陈艳 沈放 杨凡 《电子器件》 CAS 北大核心 2018年第5期1211-1215,共5页
为了实现低功耗高精度电流检测,设计了一种基于运算放大器的具有对称结构的电阻采样结构,该结构不仅实现采样电压和采样电流的高线性度,而且能实现对微弱采样信号的可靠检测。设计的电路架构中包含5个电流-电压转换阶段,基于Hspice仿真... 为了实现低功耗高精度电流检测,设计了一种基于运算放大器的具有对称结构的电阻采样结构,该结构不仅实现采样电压和采样电流的高线性度,而且能实现对微弱采样信号的可靠检测。设计的电路架构中包含5个电流-电压转换阶段,基于Hspice仿真,设计电路内部匹配电阻网络,以减小输入失调电压对采样的影响,拓展共模输入范围。该采样电路架构通过某0.35μm BCD工艺实现,版图面积仅为0.12 mm2,实测结果证明其工作电流小于1μA,采样电压检测精度高达5 m V,且具有高速响应能力。 展开更多
关键词 微电子电路 电流采样 hspice 高精度 低功耗
下载PDF
90nm和65nm工艺下片上网络互连串扰故障模型分析 被引量:9
2
作者 姜书艳 罗刚 +2 位作者 吕小龙 金卫 谢暄 《电子测量与仪器学报》 CSCD 2012年第3期267-272,共6页
随着晶体管制造尺寸的越来越小,集成密度的越来越高,耦合电容与电感之间所引起的相邻互连线间的干扰噪声成倍增加,对高速高密度纳米级超大规模集成电路造成极大危害。阐述了包括片上网络(Network-on-Chip,NoC)在内的高速互连电路串扰型... 随着晶体管制造尺寸的越来越小,集成密度的越来越高,耦合电容与电感之间所引起的相邻互连线间的干扰噪声成倍增加,对高速高密度纳米级超大规模集成电路造成极大危害。阐述了包括片上网络(Network-on-Chip,NoC)在内的高速互连电路串扰型故障的基本原理及串扰耦合模型,阐述了高速互连电路串扰型故障测试的主次因素机理等,并用HSPICE仿真验证了基于90nm和65nm的NoC参数下MA、MT故障模型中U型传输线线宽和线间距对串扰的影响。仿真结果表明,线间距越小,线间的高速互连串扰现象愈明显。 展开更多
关键词 NOC 串扰 模型 hspice
下载PDF
CMOS两级运算放大器设计与HSPICE仿真 被引量:9
3
作者 何红松 《湖南科技学院学报》 2007年第12期28-30,共3页
本文根据运算放大器的设计要求(单位增益带宽、相位裕量、输入等效噪声、功耗等),选择电路结构,详细分析了CMOS运算放大器的所有性能参数,使用Level one模型进行手工计算,设计出器件的几何尺寸,最后通过Hspice仿真软件给出了性能指标的... 本文根据运算放大器的设计要求(单位增益带宽、相位裕量、输入等效噪声、功耗等),选择电路结构,详细分析了CMOS运算放大器的所有性能参数,使用Level one模型进行手工计算,设计出器件的几何尺寸,最后通过Hspice仿真软件给出了性能指标的仿真结果。 展开更多
关键词 CMOS 运算放大器 密勒补偿 hspice
下载PDF
低压高速LDO电路系统的分析与设计 被引量:6
4
作者 黄晶生 吴金 +1 位作者 刘凡 姚建楠 《电子器件》 CAS 2007年第1期259-262,共4页
在基本LDO电路结构及其频率特性分析的基础上,分析了常规LDO电路动态特性局限产生的根源,并重点讨论了基于NMCNR、AFFC及自适应偏置三种运放结构大电流负载驱动的高速LDO电路设计,分析、比较了不同补偿方式对系统动态性能和稳定性的影响... 在基本LDO电路结构及其频率特性分析的基础上,分析了常规LDO电路动态特性局限产生的根源,并重点讨论了基于NMCNR、AFFC及自适应偏置三种运放结构大电流负载驱动的高速LDO电路设计,分析、比较了不同补偿方式对系统动态性能和稳定性的影响.采用CSMC0.6μmCMOS工艺,通过Hspice完成了电路性能的模拟,实际结果验证了电路在负载瞬态调节性能上的明显改善和提高. 展开更多
关键词 LEX9 频率补偿 hspice 瞬态响应
下载PDF
一种折叠共源共栅运算放大器的设计 被引量:5
5
作者 杨俊 卞兴中 王高峰 《现代电子技术》 2006年第18期28-30,共3页
折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的。特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的。这种灵活性允许在CMOS工艺中发展高性能无缓... 折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的。特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的。这种灵活性允许在CMOS工艺中发展高性能无缓冲运算放大器。目前,这样的放大器已被广泛用于无线电通信的集成电路中。介绍了一种折叠共源共栅的运算放大器,采用TSMC 0.18混合信号双阱CMOS工艺库,用HSpice W 2005.03进行设计仿真,最后与设计指标进行比较。 展开更多
关键词 CMOS 运算放大器 折叠共源共栅 hspice W-2005.03
下载PDF
一种实用的LCD驱动电路的硬件设计 被引量:7
6
作者 圣应山 鲁斌 王晓蕾 《微计算机信息》 北大核心 2006年第07Z期282-284,共3页
本文介绍一种实用的段码式LCD驱动电路的硬件设计。文章先分析了液晶显示器(LCD)的显示原理和液晶显示材料的特性,继而给出了LCD驱动电路的电路图,该电路无需软件驱动程序,易于在大规模或超大规模集成电路中实现。然后用Hspice和Verilog... 本文介绍一种实用的段码式LCD驱动电路的硬件设计。文章先分析了液晶显示器(LCD)的显示原理和液晶显示材料的特性,继而给出了LCD驱动电路的电路图,该电路无需软件驱动程序,易于在大规模或超大规模集成电路中实现。然后用Hspice和Verilog_xl两种仿真工具分别对该电路的COM端口和SEG端口进行了功能验证并给出了仿真波形和晶体管的设计参数(W/L)。从模拟验证的结果看,该电路的设计符合了LCD的驱动要求。 展开更多
关键词 液晶显示(LCD) 驱动电路 hspice Verilog_xl
下载PDF
磁通门的数值分析与HSPICE仿真 被引量:7
7
作者 侯晓伟 刘诗斌 +2 位作者 李菊萍 杨尚林 郭博 《传感技术学报》 CAS CSCD 北大核心 2013年第6期810-814,共5页
针对电压源激励和非正弦波激励在传统分析计算中存在的难题,提出了一种基于HSPICE的磁通门计算和仿真方法。磁通门铁芯用考虑磁滞现象的JA-Brachtendorf模型描述,而传统的JA-Brachtendorf模型参数的提取方法需要很多实验数据。运用一种... 针对电压源激励和非正弦波激励在传统分析计算中存在的难题,提出了一种基于HSPICE的磁通门计算和仿真方法。磁通门铁芯用考虑磁滞现象的JA-Brachtendorf模型描述,而传统的JA-Brachtendorf模型参数的提取方法需要很多实验数据。运用一种简单的计算方法利用较少的试验数据先得到JA模型的数据,再由JA模型数据得到JA-Brachtendorf模型的参数。最后通过实例用HSPICE仿真考察电压源激励方式下磁通门各种物理量的波形、量值,与实验结果符合得很好。 展开更多
关键词 磁通门传感器 磁滞回线 JA-Brachtendorf模型 hspice
下载PDF
HSpice在电路内部参数容差统计分析中的应用 被引量:3
8
作者 田武平 郭杰荣 《现代电子技术》 2008年第18期13-16,共4页
提出一种基于HSpice的器件内部参数蒙特卡罗统计分析方法对电子电路进行仿真设计。针对PSpice软件只能采用特定库元件进行统计分析的局限性,研究HSpice蒙特卡罗分析的技巧、程序语句参数的设置、输出结果的判读等,解决基于高精度内部参... 提出一种基于HSpice的器件内部参数蒙特卡罗统计分析方法对电子电路进行仿真设计。针对PSpice软件只能采用特定库元件进行统计分析的局限性,研究HSpice蒙特卡罗分析的技巧、程序语句参数的设置、输出结果的判读等,解决基于高精度内部参数器件模型的电路性能仿真,给出应用该方法实现电路内部参数蒙特卡罗统计分析的仿真过程。可以有效地提高电路设计的准确性、可靠性和电子产品生产的合格率。实验表明这种方法可以对组成电路器件的任意参数进行蒙特卡罗统计分析,包括MOS管、运放等的模型内部参数,在优化电路设计中具有很高的实用性。 展开更多
关键词 hspice 蒙特卡罗 参数分布 优化电路
下载PDF
磁通门铁芯涡流效应磁场计算与HSPICE仿真 被引量:5
9
作者 崔智军 刘诗斌 李菊萍 《传感技术学报》 CAS CSCD 北大核心 2016年第1期26-28,共3页
在交变磁场下,针对铁磁材料中涡流效应对磁滞回线的影响在传统分析计算中存在的难题,提出一种基于HSPICE的磁通门铁芯涡流磁场计算和仿真方法。磁通门铁芯用考虑磁滞现象的Jiles动态模型描述,运用欧姆定律和毕奥-萨伐尔定律得到涡流产... 在交变磁场下,针对铁磁材料中涡流效应对磁滞回线的影响在传统分析计算中存在的难题,提出一种基于HSPICE的磁通门铁芯涡流磁场计算和仿真方法。磁通门铁芯用考虑磁滞现象的Jiles动态模型描述,运用欧姆定律和毕奥-萨伐尔定律得到涡流产生的寄生磁场,再将寄生磁场与激励磁场叠加代入Jiles动态模型,即得到涡流对磁滞回线影响的数学模型。最后,利用HSPICE进行仿真验证,结果表明:在0.5 Hz、50 Hz、200 Hz和500 Hz 4种不同频率电压源激励下得到的铁芯磁滞回线波形,与实验结果拟合较好。 展开更多
关键词 Jiles动态模型 磁滞回线 涡流 hspice
下载PDF
PCB参数对LPDDR3信号完整性的影响 被引量:4
10
作者 缑新科 王妮儿 任崇玉 《兰州理工大学学报》 CAS 北大核心 2017年第2期92-96,共5页
以并行总线LPDDR3(low power double data rate 3sdram)为例,结合某手机芯片分别对其数据通道(DQ)及地址通道(CA)进行建模仿真,通过眼图测量分析得到影响信号质量的最佳参数组合,最终优化印制电路板(PCB)的设计.通过以上几方面的研究分... 以并行总线LPDDR3(low power double data rate 3sdram)为例,结合某手机芯片分别对其数据通道(DQ)及地址通道(CA)进行建模仿真,通过眼图测量分析得到影响信号质量的最佳参数组合,最终优化印制电路板(PCB)的设计.通过以上几方面的研究分析,再次验证并强调了不同PCB参数对关键接口信号的影响及其在高速电路设计中的重要性. 展开更多
关键词 LPDDR3 信号完整性 PCB hspice DQ/CA通道 WAVEVIEW
下载PDF
折叠式共源共栅运算放大器的0.6μm CMOS设计 被引量:3
11
作者 王志亮 段伟 王琴 《信息技术》 2009年第3期7-10,15,共5页
折叠式共源共栅结构的运算放大器不仅能提高增益、增加电源电压噪声抑制能力,而且在输出端允许自补偿。基于0.6μm CMOS工艺,验证了一种折叠共源共栅的运算放大器的参数指标。理论计算和实际分析相结合,仿真结果达到设计指标要求。
关键词 0.6μm CMOS工艺 折叠式共源共栅 运算放大器 hspice
下载PDF
一种高精度带隙基准电压源设计 被引量:4
12
作者 刘军儒 牛萍娟 +1 位作者 高铁成 王亦伟 《现代电子技术》 2010年第2期1-3,共3页
提出一种采用0.35μm CMOS工艺制作的带隙基准电压源电路,该电路具有高电源抑制比和低的温度系数。整体电路使用TSMC 0.35μm CMOS工艺,采用HSpice进行仿真。仿真结果表明,在-25^+125℃温度范围内温度系数为6.45 ppm/℃,电源抑制比达到-... 提出一种采用0.35μm CMOS工艺制作的带隙基准电压源电路,该电路具有高电源抑制比和低的温度系数。整体电路使用TSMC 0.35μm CMOS工艺,采用HSpice进行仿真。仿真结果表明,在-25^+125℃温度范围内温度系数为6.45 ppm/℃,电源抑制比达到-101 dB,电源电压在2.5~4.5 V之间,输出电压Vref的摆动为0.1 mV,功耗为0.815 mW,是一种有效的基准电压实现方法。 展开更多
关键词 带隙基准电压源 电源抑制比 温度系数 hspice
下载PDF
一种新颖的具有带隙结构的误差放大器设计 被引量:4
13
作者 王松林 洪益文 +1 位作者 来新泉 吕亚兰 《电子器件》 CAS 2008年第3期838-840,844,共4页
电源电压过低时,开关电源转换器中的带隙基准源及误差放大器不能正常工作,针对这一问题提出了一款低电压具有带隙结构的误差放大器。本文阐述了该结构的工作原理,并对整体结构进行分析。采用0.8μm BiCMOS工艺,在1.4V的电源电压下,通过H... 电源电压过低时,开关电源转换器中的带隙基准源及误差放大器不能正常工作,针对这一问题提出了一款低电压具有带隙结构的误差放大器。本文阐述了该结构的工作原理,并对整体结构进行分析。采用0.8μm BiCMOS工艺,在1.4V的电源电压下,通过HSPICE进行前仿真验证,得到其开环增益为63.4dB,电源抑制比为106.4dB。 展开更多
关键词 DC-DC转换器 带隙结构 hspice 误差放大器 折叠共源共栅
下载PDF
一种有效的系统芯片串扰故障激励检测模型 被引量:2
14
作者 张金林 沈绪榜 陈朝阳 《固体电子学研究与进展》 CAS CSCD 北大核心 2005年第2期235-240,共6页
目前的系统芯片(SOC)制造技术已经进入了深亚微米时代,由于系统芯片内部信号传输线发生串扰而导致系统功能失效的串扰故障问题不容忽视。文中在对系统芯片中信号传输线的串扰产生性质进行深入研究的基础上,提出一种简单有效的系统芯片... 目前的系统芯片(SOC)制造技术已经进入了深亚微米时代,由于系统芯片内部信号传输线发生串扰而导致系统功能失效的串扰故障问题不容忽视。文中在对系统芯片中信号传输线的串扰产生性质进行深入研究的基础上,提出一种简单有效的系统芯片串扰故障激励检测模型——基于搜索的MAF模型。对使用这种串扰故障激励模型的效率和已有的MAF模型进行了对比。结果显示在串扰较弱时,其所需的检测矢量数和已有的MAF模型相当;而在串扰较严重时,这种新的串扰故障激励检测模型只需较少的激励检测矢量即可以完成对所有串扰故障的激励检测。 展开更多
关键词 串扰激励模型 系统芯片 hspice
下载PDF
微热板阵列式集成气体传感器的芯片电路设计 被引量:3
15
作者 程义军 唐祯安 《传感技术学报》 CAS CSCD 北大核心 2015年第11期1620-1624,共5页
针对加热测温一体化集成微热板阵列气体传感器的需要,以微热板加热性能测试参数为依据,提出了一种基于微热板气体传感器阵列的单片集成方案。该方案包括由四个微热板构成的传感器阵列,加热驱动单元和信号采集单元。采用Hspice软件对加... 针对加热测温一体化集成微热板阵列气体传感器的需要,以微热板加热性能测试参数为依据,提出了一种基于微热板气体传感器阵列的单片集成方案。该方案包括由四个微热板构成的传感器阵列,加热驱动单元和信号采集单元。采用Hspice软件对加热驱动电路和信号采集电路进行设计,并进行了芯片电路系统的仿真。仿真结果表明实现了微热板的独立控温和信号的采集,验证了该方案的可行性和正确性。 展开更多
关键词 集成气体传感器阵列 单片集成 微热板 hspice 仿真分析
下载PDF
电流模式带通滤波器设计 被引量:3
16
作者 潘佳华 杨金孝 张仁鹏 《电子设计工程》 2014年第1期137-138,142,共3页
随着电子技术的发展,电流模式电路也越来越受到人们的关注,尤其是CCII(第二代电流传输器),本文针对以往电路过于复杂的特点,利用CCII(第二代电流传输器)设计基于单个CCII的带通滤波器电路,该电路仅使用一个CCII和几个R,C元件,与同类电... 随着电子技术的发展,电流模式电路也越来越受到人们的关注,尤其是CCII(第二代电流传输器),本文针对以往电路过于复杂的特点,利用CCII(第二代电流传输器)设计基于单个CCII的带通滤波器电路,该电路仅使用一个CCII和几个R,C元件,与同类电路相比,该电路结构简单,且具有更低的无源灵敏度。 展开更多
关键词 电流模式电路 带通滤波器 第二代电流传输器 hspice
下载PDF
基于PWM/PFM的压电变压器驱动电路的设计与仿真 被引量:1
17
作者 杨桁 吕文中 +1 位作者 汪小红 范桂芬 《计算机与数字工程》 2006年第4期146-148,共3页
利用PWM/PFM控制IC组成驱动电路来驱动压电变压器,给出了驱动电路的原理图,对电路工作原理做了详细的分析,并用仿真软件HSPICE对电路进行仿真,仿真结果证明该电路能满足驱动压电变压器的要求。
关键词 压电变压器 脉宽调制(PWM) 脉频调制(PFM) hspice
下载PDF
一种BCD码数/模转换器的设计 被引量:3
18
作者 华猛 黄伟军 +1 位作者 刘传洋 吴晨辉 《现代电子技术》 北大核心 2018年第16期26-30,共5页
提出一种8421BCD码输入的CMOS数/模转换器。数/模转换器输入采用8421BCD码并行数字码输入方式,输出采用模拟电压输出的方式,内部电阻网络根据8421BCD码特点进行特殊设计;锁存电路采用时钟控制,极大地抑制毛刺干扰。电路设计是基于0.35μ... 提出一种8421BCD码输入的CMOS数/模转换器。数/模转换器输入采用8421BCD码并行数字码输入方式,输出采用模拟电压输出的方式,内部电阻网络根据8421BCD码特点进行特殊设计;锁存电路采用时钟控制,极大地抑制毛刺干扰。电路设计是基于0.35μm CMOS工艺,经HSpice软件和Cadence软件仿真表明,电路工作在3.3 V电压下,8421BCD码数/模转换器的积分非线性误差(INL)最大为-0.48 LSB和微分非线性误差(DNL)最大为-0.39 LSB,优值(FOM)最大为3.96,电路功耗为0.97 m W。 展开更多
关键词 8421BCD码 数/模转换器 CMOS 内部电阻网络 时钟控制 hspice
下载PDF
一种脉冲编码CMOS神经元电路的设计与实现 被引量:3
19
作者 熊莹 韩伟华 +1 位作者 张严波 杨富华 《电子器件》 CAS 2011年第3期286-291,共6页
从生物神经元的电化学特性出发,基于积分发放(I&F)电路理论模型,提出了一种新型的结构紧凑的脉冲编码CMOS神经元电路,模仿神经元细胞体输出连续脉冲串。该模型的优点在于大大简化了模型结构,其运行结果很好地拟合了神经元的生理特性... 从生物神经元的电化学特性出发,基于积分发放(I&F)电路理论模型,提出了一种新型的结构紧凑的脉冲编码CMOS神经元电路,模仿神经元细胞体输出连续脉冲串。该模型的优点在于大大简化了模型结构,其运行结果很好地拟合了神经元的生理特性,且在工艺参数不可调节的情况下,可通过输入信号灵活控制电路结构,改变输入耦合权重,从而实现对输入信号的脉冲编码。HSPICE仿真结果表明,该电路可以通过输出脉冲串频率实现对多端输入的二进制方波信号的权重识别,在自适应耦合调整的信息传递,图像识别神经网络构建和信号调制方面具有很大的应用前景。 展开更多
关键词 脉冲编码 神经元 hspice 频率可调
下载PDF
一种应用于AMOLED的阵列扫描控制电路 被引量:3
20
作者 闵剑 余菲 梁蓓 《电子器件》 CAS 2011年第3期303-306,共4页
为了提高显示屏的成品率,降低成本,提出了AMOLED屏上行驱动电路的一种设计方案,以PMOS-TFT为行驱动电路的结构。该电路由阵列扫描控制电路构成,每个阵列扫描控制单元由2个时钟信号控制,并包含5个PMOS-TFT。通过HSPICE的仿真,结果得出电... 为了提高显示屏的成品率,降低成本,提出了AMOLED屏上行驱动电路的一种设计方案,以PMOS-TFT为行驱动电路的结构。该电路由阵列扫描控制电路构成,每个阵列扫描控制单元由2个时钟信号控制,并包含5个PMOS-TFT。通过HSPICE的仿真,结果得出电路的仿真结果与分析结果一致,验证了电路功能的正确性。 展开更多
关键词 驱动电路 阵列扫描控制单元 AMOLED PMOS-TFT hspice
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部