期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种基于0.18μm的同步开关输出噪声模型和仿真方法 被引量:2
1
作者 霍津哲 蒋见花 周玉梅 《电子器件》 EI CAS 2005年第4期842-845,858,共5页
0.18μm下,同步开关输出噪声是影响信号完整性的主要噪声之一,较大的噪声有可能导致数字系统中元件的误动。本文首先简要介绍了同步开关输出噪声的产生和特点,然后给出了一种建立仿真模型和仿真的方法,这种方法快速简便而且结果精确。... 0.18μm下,同步开关输出噪声是影响信号完整性的主要噪声之一,较大的噪声有可能导致数字系统中元件的误动。本文首先简要介绍了同步开关输出噪声的产生和特点,然后给出了一种建立仿真模型和仿真的方法,这种方法快速简便而且结果精确。最后根据仿真的结果得到了一些减小同步开关输出噪声的方案。 展开更多
关键词 同步开关噪声 同步开关输出 地弹
下载PDF
一种0.18μm特大规模芯片快速收敛的设计方法
2
作者 霍津哲 蒋见花 周玉梅 《微电子学》 CAS CSCD 北大核心 2005年第3期283-285,289,共4页
在0.18μm下,时序收敛的关键是互连线延时问题。文章介绍了一种时序快速收敛的RTL到GDSII的设计方法,该方法有效地消除了逻辑综合和物理设计之间的迭代。采用一个450万门超大规模DSP芯片设计验证了该方法。实例设计结果表明,这种新的方... 在0.18μm下,时序收敛的关键是互连线延时问题。文章介绍了一种时序快速收敛的RTL到GDSII的设计方法,该方法有效地消除了逻辑综合和物理设计之间的迭代。采用一个450万门超大规模DSP芯片设计验证了该方法。实例设计结果表明,这种新的方法不但有效地解决了互连线时延的问题,而且缩短了芯片的设计周期。 展开更多
关键词 深亚微米 特大规模集成电路 线延时 时序收敛
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部