期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
滤波器中乘法器的优化设计
1
作者
郭春鹏
袁
筱
林
刘肃
《计算机工程与设计》
CSCD
北大核心
2009年第9期2108-2110,共3页
通过对乘法器的优化设计,使得模块面积较原面积减少了10%。该乘法器采用CSD编码和Horner法则(Horner's scheme)。在确定硬件实现方案的过程中,通过比较串联累加结构和循环累加结构面积,找到面积的最佳优化点。整个模块采用VHDL设计...
通过对乘法器的优化设计,使得模块面积较原面积减少了10%。该乘法器采用CSD编码和Horner法则(Horner's scheme)。在确定硬件实现方案的过程中,通过比较串联累加结构和循环累加结构面积,找到面积的最佳优化点。整个模块采用VHDL设计,并用Mentor公司Modelsim工具进行仿真,采用Synopsys公司综合工具Design Compiler进行面积分析。
展开更多
关键词
乘法器
CSD编码
Horner法则
串联累加结构
循环累加结构
下载PDF
职称材料
题名
滤波器中乘法器的优化设计
1
作者
郭春鹏
袁
筱
林
刘肃
机构
兰州大学物理科学与技术学院
西安英飞凌科技
出处
《计算机工程与设计》
CSCD
北大核心
2009年第9期2108-2110,共3页
文摘
通过对乘法器的优化设计,使得模块面积较原面积减少了10%。该乘法器采用CSD编码和Horner法则(Horner's scheme)。在确定硬件实现方案的过程中,通过比较串联累加结构和循环累加结构面积,找到面积的最佳优化点。整个模块采用VHDL设计,并用Mentor公司Modelsim工具进行仿真,采用Synopsys公司综合工具Design Compiler进行面积分析。
关键词
乘法器
CSD编码
Horner法则
串联累加结构
循环累加结构
Keywords
multiplier
canonical signed digit
Horner's scheme
cascaded structure
accumulative structure
分类号
TP303 [自动化与计算机技术—计算机系统结构]
TN4 [自动化与计算机技术—计算机科学与技术]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
滤波器中乘法器的优化设计
郭春鹏
袁
筱
林
刘肃
《计算机工程与设计》
CSCD
北大核心
2009
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部