期刊文献+
共找到38篇文章
< 1 2 >
每页显示 20 50 100
论我国环境法庭的困境与出路 被引量:16
1
作者 徐平 杨朝霞 《吉首大学学报(社会科学版)》 CSSCI 北大核心 2014年第4期41-50,共10页
近年来,环境审判组织专门化的改革开展得如火如荼,然而,已成立的许多环境法庭却面临"等米下锅"的尴尬。究其原因,最主要的是因为当前的环境司法存在原告起诉资格受限、因果关系证明规则虚置和环境法庭的设立盲目而不成体系等... 近年来,环境审判组织专门化的改革开展得如火如荼,然而,已成立的许多环境法庭却面临"等米下锅"的尴尬。究其原因,最主要的是因为当前的环境司法存在原告起诉资格受限、因果关系证明规则虚置和环境法庭的设立盲目而不成体系等严重障碍。为走出困境,有必要拓宽并明晰环境诉讼的原告资格范围:一是在法律上确认环境权,授予公民提起非纯正环境公益诉讼的原告资格;二是以环境权和诉讼信托、自然资源国家所有权和诉讼担当、法律监督权为依据,分别授予环保组织、自然资源监管机关和检察机关提起纯正环境公益诉讼的原告资格。此外,添加原告关于被告排污行为与其受损之间存在环境上关联性之因果关系表面证据的举证责任,细化举证责任倒置规则,健全和完善环境法庭的级别管辖和集中地域管辖的体系,也有助于推动环境法庭走出困境。 展开更多
关键词 环境法庭 原告资格 环境权 举证责任
下载PDF
CMOS工艺中GG-NMOS结构ESD保护电路设计 被引量:4
2
作者 杜鸣 郝跃 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第8期1619-1622,共4页
采用GG-NMOS结构的ESD保护电路的工作原理和对其进行的ESD实验,提出了一种保护电路的栅耦合技术方案,并达到了预期效果.通过实验可以看出其性能达到了人体放电模式的2级标准.在模拟的基础上可确定损伤的机理和位置,从而给出了由ESD导致... 采用GG-NMOS结构的ESD保护电路的工作原理和对其进行的ESD实验,提出了一种保护电路的栅耦合技术方案,并达到了预期效果.通过实验可以看出其性能达到了人体放电模式的2级标准.在模拟的基础上可确定损伤的机理和位置,从而给出了由ESD导致的栅氧化层损伤的微观机制. 展开更多
关键词 ESD GG-NMOS 人体放电模式 栅耦合
下载PDF
Snapback应力引起的90nm NMOSFET’s栅氧化层损伤研究 被引量:4
3
作者 郝跃 +2 位作者 马晓华 曹艳荣 刘红侠 《物理学报》 SCIE EI CAS CSCD 北大核心 2007年第2期1075-1081,共7页
实验结果发现突发击穿(snapback),偏置下雪崩热空穴注入NMOSFET栅氧化层,产生界面态,同时空穴会陷落在氧化层中.由于栅氧化层很薄,陷落的空穴会与隧穿入氧化层中的电子复合形成大量中性电子陷阱,使得栅隧穿电流不断增大.这些氧化层电子... 实验结果发现突发击穿(snapback),偏置下雪崩热空穴注入NMOSFET栅氧化层,产生界面态,同时空穴会陷落在氧化层中.由于栅氧化层很薄,陷落的空穴会与隧穿入氧化层中的电子复合形成大量中性电子陷阱,使得栅隧穿电流不断增大.这些氧化层电子陷阱俘获电子后带负电,引起阈值电压增大、亚阈值电流减小.关态漏泄漏电流的退化分两个阶段:第一阶段亚阈值电流是主要成分,第二阶段栅电流是主要成分.在预加热电子(HE)应力后,HE产生的界面陷阱在snapback应力期间可以屏蔽雪崩热空穴注入栅氧化层,使器件snapback开态和关态特性退化变小. 展开更多
关键词 突发击穿 软击穿 应力引起的泄漏电流 热电子应力
原文传递
深亚微米nMOSFET器件的总剂量电离辐射效应 被引量:3
4
作者 郝跃 +3 位作者 唐瑜 马晓华 李永坤 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第2期241-245,共5页
选取了采用0.25μm工艺的两组器件进行研究.通过对这两种器件关态泄漏电流、跨导和栅电流等电学参数进行分析,得出当器件发展到深亚微米阶段时,影响其辐射效应的主要原因是场氧化层中的陷阱电荷.并对相关机理进行了分析和仿真验证.
关键词 X射线 辐射 总剂量效应 关态泄漏电流
下载PDF
一种改进的片内ESD保护电路仿真设计方法 被引量:3
5
作者 郝跃 马晓华 《电子器件》 CAS 2007年第4期1159-1163,共5页
对现有的片内ESD保护电路仿真设计方法进行了改进,使之适用于深亚微米工艺.文中设计了新的激励电路以简化仿真电路模型;增加了栅氧化层击穿这一失效判据;使用能量平衡方程描述深亚微米MOSFET的非本地输运,并对碰撞离化模型进行了修正;... 对现有的片内ESD保护电路仿真设计方法进行了改进,使之适用于深亚微米工艺.文中设计了新的激励电路以简化仿真电路模型;增加了栅氧化层击穿这一失效判据;使用能量平衡方程描述深亚微米MOSFET的非本地输运,并对碰撞离化模型进行了修正;使用蒙特卡罗仿真得到新的电子能量驰豫时间随电子能量变化的经验模型.最后使用文中改进的仿真设计方法对一个ESD保护电路进行了设计和验证,测试结果符合设计要求. 展开更多
关键词 静电放电 片内ESD保护电路 混合模式仿真 能量驰豫时间 非本地输运
下载PDF
MOS结构中薄栅氧化层高场退火效应的研究 被引量:4
6
作者 张进城 郝跃 《物理学报》 SCIE EI CAS CSCD 北大核心 2001年第8期1585-1589,共5页
深入研究了MOS结构中薄栅氧化层在高电场下的退火效应 ,对氧化层陷阱电荷的退陷阱机理进行了深入探讨 .通过实验和模拟对氧化层陷阱电荷的退陷阱机理和生长机理进行了比较 ,给出了满意的物理解释 .
关键词 MOS结构 薄栅氧化层 高场退火 退陷阱 MOS器件
原文传递
SoC中的IP核同步设计方法 被引量:2
7
作者 史江一 郝跃 +1 位作者 潘伟涛 《电子器件》 CAS 2007年第3期984-987,共4页
基于对IP核复用的集成效率考虑,针对片上系统的设计特点构造了一种新型的IP核模型.该模型包括用于描述IP核的延迟信息的时序接口模块、多时钟域适应的再同步接口模块和IP功能描述模块.然后给出了该模型在片上系统中的集成方法.实际电路... 基于对IP核复用的集成效率考虑,针对片上系统的设计特点构造了一种新型的IP核模型.该模型包括用于描述IP核的延迟信息的时序接口模块、多时钟域适应的再同步接口模块和IP功能描述模块.然后给出了该模型在片上系统中的集成方法.实际电路综合结果表明,和现有IP核集成相比,应用该模型进行片上系统集成,设计效率可以提高近30%,性能提高约15%. 展开更多
关键词 片上系统 IP核复用 同步设计 IP集成
下载PDF
基于STFOD结构的IC全芯片保护 被引量:3
8
作者 古妮娜 郝跃 +3 位作者 李儒章 谢孟贤 杨卫东 《微电子学》 CAS CSCD 北大核心 2007年第3期358-363,共6页
在具有输入、输出静电保护的集成电路中,往往会出现非正常的静电损伤。这是由电源与地之间的静电压以及管脚之间的静电压通过内部电源线的放电而引起的。这种静电损伤给芯片的制造和使用带来了很大的困难。在基于传输诊测电路的电源到地... 在具有输入、输出静电保护的集成电路中,往往会出现非正常的静电损伤。这是由电源与地之间的静电压以及管脚之间的静电压通过内部电源线的放电而引起的。这种静电损伤给芯片的制造和使用带来了很大的困难。在基于传输诊测电路的电源到地NMOS ESD保护结构的基础上,设计了基于衬底触发场氧器件(STFOD)结构的箝位电路和版图,使芯片的静电等级得到大幅提高。 展开更多
关键词 静电保护 传输诊测 衬底触发场氧器件 箝位电路
下载PDF
论刑法解释的价值取舍——从法治视角看人权保障与社会正义的冲突 被引量:3
9
作者 肖中华 《法学杂志》 CSSCI 北大核心 2017年第3期55-60,共6页
刑法实施的过程即刑法解释的过程。在动态的法治中,刑法解释的价值取舍反映了刑法的价值。刑法解释应当严格遵照刑法目的,揭示刑法条文的本来含义。人权保障和社会正义是刑法的两大基本价值,两者在根本上是有机统一的,但在个案当中也时... 刑法实施的过程即刑法解释的过程。在动态的法治中,刑法解释的价值取舍反映了刑法的价值。刑法解释应当严格遵照刑法目的,揭示刑法条文的本来含义。人权保障和社会正义是刑法的两大基本价值,两者在根本上是有机统一的,但在个案当中也时有冲突。刑法是打击犯罪的法律,以维护社会正义为首要目的。面对冲突,刑法解释应该坚持社会正义优先。法治视角下,刑法和其他部门法有各自的立法目的和价值选择,各种法律各司其职才能避免法治出现偏差。理性的价值选择是法治的要求,是人们行为的正确指引。 展开更多
关键词 刑法解释 人权保障 社会正义 价值
原文传递
环境法庭原告资格受限问题的分析与对策 被引量:3
10
作者 《安徽农业科学》 CAS 2014年第18期5985-5986,5990,共3页
从原告资格受限方面剖析了环境法庭"无案可审"的原因,提出了对应的办法,指出应该通过环境权的设置来拓宽原告资格。
关键词 环境法庭 原告资格 公益诉讼 环境权
下载PDF
DSP芯片中全加器电路的优化设计 被引量:3
11
作者 方建平 史江一 +1 位作者 郝跃 《电路与系统学报》 CSCD 北大核心 2006年第2期145-148,共4页
全加器在DSP芯片中是一个非常重要的逻辑器件,在DSP芯片内部存在着大量的加法器,通过对加法器的优化设计,可以使DSP芯片的性能得到提高。在本文中以CPL结构(Complementary passtransistor logic)加法器为基础提出了一种优化的加法器结... 全加器在DSP芯片中是一个非常重要的逻辑器件,在DSP芯片内部存在着大量的加法器,通过对加法器的优化设计,可以使DSP芯片的性能得到提高。在本文中以CPL结构(Complementary passtransistor logic)加法器为基础提出了一种优化的加法器结构。并且通过HSPICE仿真,对28个晶体管的CMOS加法器、传统的CPL加法器和改进型的CPL加法器进行了比较。仿真的结果表明:改进型CPL加法器在功耗和延时等特性上比传统的28-TCMOS结构加法器和一般的CPL结构加法器有较大的提高。 展开更多
关键词 数字信号处理(DSP) 全加器 改进型CPL结构
下载PDF
静电放电应力下深亚微米栅接地NMOSFET源端热击穿机理 被引量:3
12
作者 郝跃 +1 位作者 方建平 刘红侠 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2006年第6期911-916,共6页
基于静电放电应力下对深亚微米硅化物工艺栅接地NMOSFET的研究,考虑了源/漏寄生串连电阻的影响,建立了源/漏接触区的电流集中模型.由模型分析表明,不同的温度和掺杂条件下,源/漏寄生串连电阻会引起器件源/漏接触前端边缘附近产生不同程... 基于静电放电应力下对深亚微米硅化物工艺栅接地NMOSFET的研究,考虑了源/漏寄生串连电阻的影响,建立了源/漏接触区的电流集中模型.由模型分析表明,不同的温度和掺杂条件下,源/漏寄生串连电阻会引起器件源/漏接触前端边缘附近产生不同程度的电流集中,在器件源端产生新的热点,影响了源/漏端的击穿特性,很好地解释了栅接地NMOSFET的源端热击穿机理. 展开更多
关键词 静电放电 热击穿 接触电阻
下载PDF
适用于深亚微米NMOSFET ESD效应的非本地传输模型 被引量:1
13
作者 郝跃 +2 位作者 张金凤 方建平 刘红侠 《物理学报》 SCIE EI CAS CSCD 北大核心 2006年第11期5878-5884,共7页
分析了深亚微米NMOSFET在ESD应力下的非本地传输特性,分析说明了速度过冲效应可以增大漏端电流,改变器件特性.NMOSFET能量弛豫时间与器件中该点的电场、载流子速度和载流子能量密切相关,从而不能再近似为一个常数.利用蒙特卡罗仿真方法... 分析了深亚微米NMOSFET在ESD应力下的非本地传输特性,分析说明了速度过冲效应可以增大漏端电流,改变器件特性.NMOSFET能量弛豫时间与器件中该点的电场、载流子速度和载流子能量密切相关,从而不能再近似为一个常数.利用蒙特卡罗仿真方法得到电子能量弛豫时间和电子高场迁移率与电子能量的关系表达式,并使用上述模型进行了ESD器件仿真,与实验结果的对比显示,使用该能量弛豫时间模型和高场迁移率模型可以得到准确的器件I-V曲线. 展开更多
关键词 静电放电 速度过冲 能量弛豫时间
原文传递
青黛软膏质量标准研究 被引量:2
14
作者 范尚坦 汪非 《中国药业》 CAS 2007年第13期11-12,共2页
目的制订青黛软膏的质量标准。方法用薄层色谱法与硝酸反应法对青黛软膏进行定性鉴别,用紫外分光光度法测定青黛软膏中靛蓝的含量,测定波长为(609±1)nm。结果靛蓝的线性范围为1.0~6.0μg/L,r=1.0;平均回收率为99.4%,RSD为0.38%。... 目的制订青黛软膏的质量标准。方法用薄层色谱法与硝酸反应法对青黛软膏进行定性鉴别,用紫外分光光度法测定青黛软膏中靛蓝的含量,测定波长为(609±1)nm。结果靛蓝的线性范围为1.0~6.0μg/L,r=1.0;平均回收率为99.4%,RSD为0.38%。结论该方法简便、快速、准确,专属性强,可用于青黛软膏的质量标准。 展开更多
关键词 紫外分光光度法 青黛软膏 质量标准 含量测定
下载PDF
Models and Related Mechanisms of NBTI Degradation of 90nm pMOSFETs 被引量:1
15
作者 曹艳荣 马晓华 +3 位作者 郝跃 于磊 陈海峰 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第5期665-669,共5页
We investigate the negative bias temperature instability (NBTI) of 90nm pMOSFETs under various temperatures and stress gate voltages (Vg). We also study models of the time (t) ,temperature (T) ,and stress Vg d... We investigate the negative bias temperature instability (NBTI) of 90nm pMOSFETs under various temperatures and stress gate voltages (Vg). We also study models of the time (t) ,temperature (T) ,and stress Vg dependence of 90nm pMOSFETs NBTI degradation. The time model and temperature model are similar to previ- ous studies, with small difference in the key coefficients. A power-law model is found to hold for Vg, which is different from the conventional exponential Vg model. The new model is more predictive than the exponential model when taking lower stress Vg into account. 展开更多
关键词 NBTI 90nm PMOSFETS model
下载PDF
等离子体工艺引起的MOSFET栅氧化层损伤 被引量:2
16
作者 郝跃 +1 位作者 赵天绪 张进城 《固体电子学研究与进展》 CAS CSCD 北大核心 2003年第1期126-132,共7页
在深亚微米 MOS集成电路制造中 ,等离子体工艺已经成为主流工艺。而等离子体工艺引起的栅氧化层损伤也已经成为限制 MOS器件成品率和长期可靠性的一个重要因素。文中主要讨论了等离子体工艺引起的充电损伤、边缘损伤和表面不平坦引起的... 在深亚微米 MOS集成电路制造中 ,等离子体工艺已经成为主流工艺。而等离子体工艺引起的栅氧化层损伤也已经成为限制 MOS器件成品率和长期可靠性的一个重要因素。文中主要讨论了等离子体工艺引起的充电损伤、边缘损伤和表面不平坦引起的电子遮蔽效应的主要机理 ,并在此基础上讨论了减小等离子体损伤的有效方法。 展开更多
关键词 等离子体工艺 MOSFET 栅氧化层损伤 半导体器件 等离子体损伤 天线结构 集成电路
下载PDF
基于IP核的8位微控制器设计 被引量:2
17
作者 史江一 +1 位作者 方建平 郝跃 《电子器件》 CAS 2007年第1期148-151,共4页
设计能力和工艺集成能力之间差距的不断扩大阻碍了片上系统的有效开发,为此必须提高设计人员的设计能力,降低产品开发周期和成本.利用IP参数化技术,把设计重用方法应用于8位微控制器设计,提出了基于IP核重用的8位微控制器设计方法,重用... 设计能力和工艺集成能力之间差距的不断扩大阻碍了片上系统的有效开发,为此必须提高设计人员的设计能力,降低产品开发周期和成本.利用IP参数化技术,把设计重用方法应用于8位微控制器设计,提出了基于IP核重用的8位微控制器设计方法,重用开发人力消耗节约70%,显著提高了设计效率,并通过实际微控制器系列设计实例阐述了该设计方法的实施和IP核复用策略. 展开更多
关键词 集成电路设计 微控制器 IP核 片上系统 参数化设计 设计重用
下载PDF
TLP应力下深亚微米GGNMOSFET特性的仿真 被引量:2
18
作者 郝跃 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第10期1968-1974,共7页
对TLP(传输线脉冲)应力下深亚微米GGNMOS器件的特性和失效机理进行了仿真研究.分析表明,在TLP应力下,栅串接电阻减小了保护结构漏端的峰值电压;栅漏交迭区电容的存在使得脉冲上升沿加强了栅漏交叠区的电场,栅氧化层电场随着TLP应力的上... 对TLP(传输线脉冲)应力下深亚微米GGNMOS器件的特性和失效机理进行了仿真研究.分析表明,在TLP应力下,栅串接电阻减小了保护结构漏端的峰值电压;栅漏交迭区电容的存在使得脉冲上升沿加强了栅漏交叠区的电场,栅氧化层电场随着TLP应力的上升沿减小而不断增大,这会导致栅氧化层的提前击穿.仿真显示,栅漏交迭区的电容和栅串接电阻对GGNMOS保护器件的开启特性和ESD耐压的影响是巨大的.该工作为以后的TLP测试和标准化提供了依据和参考. 展开更多
关键词 静电放电 传输线脉冲 氧化层电场
下载PDF
超深亚微米高速互连的信号串扰研究 被引量:2
19
作者 史江一 马晓华 +2 位作者 郝跃 方建平 《固体电子学研究与进展》 CAS CSCD 北大核心 2006年第4期540-544,559,共6页
探讨了超深亚微米设计中的高速互连线串扰产生机制,提出了一种描述高速互连串扰的电容、电感耦合模型,通过频域变换方法对模型的有效性进行了理论分析。针对0.18μm工艺条件提出了该模型的测试结构,进行了流片和测量。实测结果表明,该... 探讨了超深亚微米设计中的高速互连线串扰产生机制,提出了一种描述高速互连串扰的电容、电感耦合模型,通过频域变换方法对模型的有效性进行了理论分析。针对0.18μm工艺条件提出了该模型的测试结构,进行了流片和测量。实测结果表明,该模型能够较好地表征超深亚微米电路的高速互连串扰效应,能够定量计算片上互连线间的耦合串扰,给出不同工艺的互连线长度的优化值。 展开更多
关键词 串扰 互连 超深亚微米 信号完整性
下载PDF
压电能量收集器件基于有限元仿真比较和研究 被引量:1
20
作者 +1 位作者 张卫 吴东平 《微纳电子技术》 CAS 北大核心 2012年第4期248-253,共6页
利用压电材料制作的器件采集环境中的振动能量,并转化为电能的微尺度器件正日益受到广泛关注。通过有限元仿真分析,研究了新颖的垂直式纳米线阵列结构(VING)和常见的压电悬臂梁结构的能量收集性能。在更贴近实际情况的低频条件下计算了7... 利用压电材料制作的器件采集环境中的振动能量,并转化为电能的微尺度器件正日益受到广泛关注。通过有限元仿真分析,研究了新颖的垂直式纳米线阵列结构(VING)和常见的压电悬臂梁结构的能量收集性能。在更贴近实际情况的低频条件下计算了75 000根纳米线阵列结构和压电悬臂梁结构的输出电压以及单位体积能量输出功率,并指出了其各自的特点。最后得出结论:VING更适于在振动强度较大的环境中工作,而悬臂梁结构则更适于在接近其谐振频率的环境中工作。 展开更多
关键词 能量收集 压电效应 有限元分析 垂直式纳米线阵列(VING) 悬臂梁 谐振频率
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部