期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
固定延迟的流水线双精度浮点除法电路 被引量:3
1
作者 郭立 《微电子学与计算机》 CSCD 北大核心 2008年第5期84-87,共4页
除运算采用泰勒级数展开,用5级流水线结构,查找表大小缩小为2.5kB,并获得固定延迟.FPGA综合结果表明,与其他设计电路相比,面积减小了33%.
关键词 浮点 除法 泰勒级数 FPGA
下载PDF
基于纹理贴图及高斯滤波的纹理反走样方法 被引量:2
2
作者 郭立 杨毅 《计算机工程》 CAS CSCD 北大核心 2008年第5期207-209,共3页
MIPmap是当前各种硬件图形加速卡普遍支持的一种纹理映射方法,但它存在着过模糊和明显的走样现象。该文提出基于MIPmaps纹理数据结构的纹理映射算法,改进了纹理细节层次的计算方法,在存储带宽受限制的条件下尽量多存取纹理元素,并对存... MIPmap是当前各种硬件图形加速卡普遍支持的一种纹理映射方法,但它存在着过模糊和明显的走样现象。该文提出基于MIPmaps纹理数据结构的纹理映射算法,改进了纹理细节层次的计算方法,在存储带宽受限制的条件下尽量多存取纹理元素,并对存取的纹理采用高斯加权,从而改善了绘制图像的质量。 展开更多
关键词 MIPmap方法 纹理 走样 高斯滤波
下载PDF
3D透视校正纹理映射矩阵电路设计及实现 被引量:1
3
作者 郭立 《电子技术应用》 北大核心 2007年第12期48-50,共3页
3D图形硬件加速中,纹理映射属于像素处理阶段,透视校正中的纹理地址计算的特点是计算量大,且有实时性要求。本文设计了一个流水线脉动阵列结构来提高数据吞吐量。阵列的处理器单元(PE)为基于IEEE754单精度的32位浮点乘累加器,同时计算... 3D图形硬件加速中,纹理映射属于像素处理阶段,透视校正中的纹理地址计算的特点是计算量大,且有实时性要求。本文设计了一个流水线脉动阵列结构来提高数据吞吐量。阵列的处理器单元(PE)为基于IEEE754单精度的32位浮点乘累加器,同时计算纹理坐标的除法电路也为单精度。 展开更多
关键词 脉动阵列 处理单元 纹理映射 FPGA
下载PDF
小波变换在检测电能质量扰动中的应用
4
作者 丁方莉 《铜陵学院学报》 2006年第1期72-74,共3页
小波变换在电力工程应用越来越多,它的瞬时信号的时间局部化分析能力是众所周知的。多分辨率特别适合瞬时特征增强,这使它在对电力扰动检测中应用成为可能。与傅里叶变换不同的是,小波变换的多分辨率分析能精确地提供干扰信号的发生时间... 小波变换在电力工程应用越来越多,它的瞬时信号的时间局部化分析能力是众所周知的。多分辨率特别适合瞬时特征增强,这使它在对电力扰动检测中应用成为可能。与傅里叶变换不同的是,小波变换的多分辨率分析能精确地提供干扰信号的发生时间,不同分解层次还有对干扰信号进行分类的能力。本文用图表和实验对此作以证明。 展开更多
关键词 小波 多分辨率分析 电能 扰动
下载PDF
使用虚拟仪器平台的电能质量分析仪 被引量:1
5
作者 杨维翰 《安徽电力职工大学学报》 2002年第3期51-54,共4页
本文提出的便携式电能质量分析仪采用虚拟仪器开发平台来代替传统的硬件电路 ,具有简单、实用的特点。主要介绍了数据采集硬件电路的组成 ,并对谐波功率、电压波动和闪变、DFT三种效应等测试中的相关问题提出解决方案。
关键词 虚拟仪器平台 电能质量分析仪 数据采集 检测方法 电力系统 硬件电路 工作原理
下载PDF
小波域非线性滤波器及神经网络的图像降噪
6
作者 《铜陵学院学报》 2006年第2期62-63,69,共3页
本文介绍了一种与小波变换混合使用的神经网络图像降噪处理方案。在对退化了的图像只要进行一级小波变换,然后利用多层神经网络(LNN)对小波系数进行非线性降噪。实验结果证明,该方案比传统的线性滤波有着更好的图像峰值信噪比(PSNR)。
关键词 图像 降噪 小波变换 神经网络 非线性滤波
下载PDF
发展学生独立学习能力的若干途径
7
作者 《江西科技师范大学学报》 2001年第6期11-13,共2页
关键词 独立学习能力 发展学生 学习态度 教学过程 教学方法和教学手段 自动控制系统 教学内容 教师 提出问题 探究教学法
下载PDF
ARM在LED显示控制系统中的应用与设计
8
作者 王丽萍 《铜陵学院学报》 2010年第4期62-63,共2页
基于ARM(S3C44B0)嵌入式处理器提出一种采用CPLD技术开发LED显示控制系统的设计。应用CPLD实现ARM(S3C44B0)中LCD与LED显示系统的转接,使LED具有强大的数据处理和实时显示功能。文章重点讨论了控制系统的软硬件和逻辑设计的设计方案,在... 基于ARM(S3C44B0)嵌入式处理器提出一种采用CPLD技术开发LED显示控制系统的设计。应用CPLD实现ARM(S3C44B0)中LCD与LED显示系统的转接,使LED具有强大的数据处理和实时显示功能。文章重点讨论了控制系统的软硬件和逻辑设计的设计方案,在实际应用中具有一定的参考价值。 展开更多
关键词 LED控制系统 ARM CPLD LED
下载PDF
3D图形硬件加速纹理映射单元设计
9
作者 向前 《冶金动力》 2014年第4期68-71,共4页
随着第三代(3G)手持电子产品的发展,极大地拓宽了实时图形学的应用领域,而纹理映射是提高图形真实感最为有效的方法。电子技术的发展,为硬件加速芯片的设计提供了更多的选择。设计了基于FPGA的纹理映射电路,采用MIPmapping纹理映射算法... 随着第三代(3G)手持电子产品的发展,极大地拓宽了实时图形学的应用领域,而纹理映射是提高图形真实感最为有效的方法。电子技术的发展,为硬件加速芯片的设计提供了更多的选择。设计了基于FPGA的纹理映射电路,采用MIPmapping纹理映射算法,电路由纹理映射地址计算、三线性滤波和纹理存储器三部分组成。综合结果表明,对于24bits像素的绘制速度可达到41.145Mpixels/s和329.16Mtexels/s。 展开更多
关键词 电子产品设计 实时图形学 纹理映射 电路 算法
下载PDF
实时纹理映射单元
10
作者 江春红 杨义 《井冈山大学学报(自然科学版)》 2006年第5期38-40,共3页
本文提出一个基于移动设备的图形加速卡纹理映射单元的硬件实现方案,本方案采用的是分级细化(MIPmapping)的纹理数据组织方式,映射函数为透视变换,纹理的后置滤波用最基本的三线性滤波方法,纹理存储器分成四个存储器组,只激活需要访问... 本文提出一个基于移动设备的图形加速卡纹理映射单元的硬件实现方案,本方案采用的是分级细化(MIPmapping)的纹理数据组织方式,映射函数为透视变换,纹理的后置滤波用最基本的三线性滤波方法,纹理存储器分成四个存储器组,只激活需要访问的存储器,以达到减小电能损耗的目的。并行双流水线结构的纹理映射单元,纹理存储带宽可以达到6.4Gb/s。 展开更多
关键词 实时 纹理映射 MIPmapping
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部