期刊文献+

CPLD实现快速低开关损耗的优化SVPWM算法 被引量:4

Complex Programmale Logic Device Applied to Optimized SVPWM Algorithm
下载PDF
导出
摘要 介绍了利用ALTERA公司的MaxplusⅡ软件及ACEX芯片 ,基于一种用于三相电压型逆变器的优化SVPWM算法 ,来实现变频调速系统 ,该算法采纳Kohonen神经网络的优点。选择适当的调制方法和改进的算法不但可以显著地缩短计算时间 ,且显著减少开关损耗。用复杂可编程逻辑器件 (CPLD)来实现这种算法非常简单合适。 This paper introduces the new CPLD devices, e.g.ALTERA'sAbstract: This paper introduces the new CPLD devices, e.g.ALTERA'sACEX chip and EDA tool Maxplus Ⅱ.Using them a new algorithm of space vector PWM for three-phase voltage inverter is complemented, which takes the advantages of Kohonen neural network.Waveform shows the switching losses can be extremely reduced,and calculating time is obviously shortened by choosing proper modulation method and algorithm.This algorithm is easily realized by using CPLD.
机构地区 浙江大学
出处 《电力电子技术》 CSCD 北大核心 2002年第6期61-63,共3页 Power Electronics
  • 相关文献

参考文献1

二级参考文献4

共引文献7

同被引文献40

引证文献4

二级引证文献8

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部