摘要
本文针对目前雷达信号处理的应用需求,结合雷达系统的硬件结构和运算处理特点,提出了一种基于FPGA和多核DSP的信号处理架构。该架构采用FPGA作为高速数据缓冲器,同时以多核DSP为核心组成信号处理系统,并利用FPGA的内部结构设计了信号处理系统的底层拓扑结构。实验结果表明,基于此架构设计的信号处理系统可以满足雷达系统对实时性和精度要求,同时可为后续更多算法和更复杂算法的实现提供硬件平台支撑。同时,该架构也可应用于其他高速数据传输、大容量数据存储等场合,具有重要的工程实践价值。
出处
《中国新通信》
2024年第13期23-25,52,共4页
China New Telecommunications