期刊文献+

基于FPGA的CMI编解码设计 被引量:1

Design of CMI CODEC Based on FPGA
下载PDF
导出
摘要 在基于FPGA的基带传输系统研究中,对基带传输信号的码型有严格的要求。通过对CMI码型的研究,提出了一种通过Altera公司CycloneⅡ系列EP2C35F672C6芯片实现CMI编解码功能的方法,并给出了QuartusⅡ仿真平台实现CMI编解码的设计方案。通过这种方法得出的CMI编解码码型符合编解码原理,解码输出与基带信号一致,最终结果符合预期。能够适应多种集成电子电路设计场合,通过仿真帮助达到预期效果。 In the research of baseband transmission system based on FPGA,there are strict requirements for the code type of baseband transmission signal.Through the research of CMI code type,a method to realize CMI coding and decoding function through Altera’s CycloneⅡseries EP2C35F672C6 chip is proposed,and the design scheme of QuartusⅡsimulation platform to realize CMI coding and decoding is given.The CMI codec pattern obtained by this method accords with the principle of CODEC,the decoding output is consistent with the baseband signal and the final result meets the expectations.It can adapt to a variety of integrated electronic circuit design occasions,and help achieve the desired effect through simulation.
作者 赵晓东 程煜洋 左磊 方圆 ZHAO Xiaodong;CHENG Yuyang;ZUO Lei;FANG Yuan(North China University of Technology,Beijing 100144,China)
机构地区 北方工业大学
出处 《现代信息科技》 2020年第19期35-37,共3页 Modern Information Technology
基金 2020年北京市大学生科学研究与创业行动计划项目(218051360020XN214)。
关键词 FPGA CMI 编解码 FPGA CMI CODEC(coder-decoder)
  • 相关文献

参考文献9

  • 1李亮..基于FPGA的高速光纤通信数据传输技术的研究与实现[D].吉林大学,2017:
  • 2沙启迪..基于FPGA的光纤通信数据传输技术研究[D].哈尔滨工业大学,2015:
  • 3李莉.基于CPLD/FPGA的CMI编码设计与实现[J].现代电子技术,2010,33(11):86-87. 被引量:2
  • 4吴成静..模拟信号在光纤中的传输方案研究[D].西安工业大学,2015:
  • 5綦晓华..基于FPGA的数字视频监控系统的研究与设计[D].武汉理工大学,2009:
  • 6包晗..FPGA器件的应用研究[D].大连海事大学,2006:
  • 7孔利东..基于FPGA的数据采集与处理技术的研究[D].武汉理工大学,2007:
  • 8陈适,綦晓华.基于CPLD的CMI编解码电路的设计与实现[J].武汉理工大学学报(信息与管理工程版),2010,32(1):8-11. 被引量:1
  • 9郝晓博..LDPC编译码器的实现[D].电子科技大学,2019:

二级参考文献13

  • 1周灼荣,聂涛,靳小超,代忠.基于FPGA的基带码发生器设计[J].现代电子技术,2006,29(11):53-55. 被引量:4
  • 2Altera Corporation. Quartus II verison 7.2 handbook [EB/OL]. [ 2009 -08 - 19]. http://www, altera. com. 被引量:1
  • 3Altera Corporation. Altera MAX II programmable logic device family fata sheet [ EB/OL]. [ 2009 - 08 - 19 ]. http ://www. altera, com. 被引量:1
  • 4PEDRONI V A. VHDL 数字电路设计教程[M].乔庐峰,译.北京:电子工业出版社,2005:21-39. 被引量:1
  • 5HILL P M, OLSHANKY R, ABDOLL A M. Nover carrierand clock recovery circuit for multi Gb/s light wave systems [ J ]. IEEE Photonics Tech Lett, 1993,5 ( 1 ) :36 -38. 被引量:1
  • 6DUECK R K.数字系统设计:CPLD应用与VHDL编程[M].张春,译.北京:清华大学出版社,2005:12-18. 被引量:1
  • 7鲍家元,毛文林.数字逻辑[M].2版.北京:高等教育出版社,2002. 被引量:1
  • 8侯伯亨,顾新.VHDL硬件描述语言与数字逻辑电路设计[M].2版.西安:西安电子科技大学出版社,2001. 被引量:1
  • 9闵祥国.基于硬件描述语言VHDL电路系统设计研究.电脑知识与技术,2007,(18):14-16. 被引量:2
  • 10樊昌信.通信原理[M].北京:国防工业出版社,2005. 被引量:26

共引文献1

同被引文献3

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部