期刊文献+

基于1553B总线的编解码器设计与实现

Design and Implementation of Codec Based on 1553B Bus
下载PDF
导出
摘要 编解码器的设计是1553B总线物理层设计的主要组成部分.在分析1553B总线特点及其物理层数据传输使用的曼切斯特Ⅱ型编解码原理的基础上,采用Verilog HDL完成对编解码器的设计.通过时序仿真验证及在FPGA硬件平台上的调试,结果表明实现了1553B总线编解码器的逻辑功能. The design of encoder and decoder is the main part of the physical layer design of 1553B bus.By analyzing the characteristics of 1553B bus protocol and data transmission principle of its physical layer-ManchesterⅡencoding and decoding theory,the design of codec was completed by using Verilog HDL(hardware description language).Through timing simulation verification and hardware debugging on the FPGA platform,the results show that the logic function of 1553B bus protocol codec is well realized.
作者 柏正兴 邓晶 BAI Zhengxing;DENG Jing(School of Electronics and Information,Soochow University,Suzhou,Jiangsu 215006)
出处 《绍兴文理学院学报》 2020年第2期99-103,共5页 Journal of Shaoxing University
关键词 1553B总线 曼切斯特Ⅱ型码 FPGA Verilog HDL 1553B bus ManchesterⅡcode FPGA Verilog HDL
  • 相关文献

参考文献15

二级参考文献56

共引文献58

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部