期刊文献+

基于EDA技术的ispLSI6192多通道FIFO组态

IspLSI1692 Multiple FIFO Configuration Base in EDA Technical
下载PDF
导出
摘要 利用ispLSI6 192芯片构造四个双向并独立的 12 8× 9位FIFO高速数据存储栈区 ,并利用芯片内部快速进位逻辑的高性能地址计数器及可编程控制逻辑功能分别对 4个FIFO栈区进行管理控制 ;即将系统的高速数据栈区及其控制逻辑功能做在同一个芯片上 ,从而提高计算机数据管理通信的速度、效率 ,以及提高系统的集成度和降低系统的故障率。 Application ispLSI6192 Device to make four bi-directional high speed data memory FIFO of 128×9 bit; We can use address counter of fast speed adding logic of the device and programmable controlling logic to manager and control the four FIFO data memory; And because system's high speed data memory and it's controlling logic are in same device ,so we can improve efficiency and speed of computer data manager and communications ,and improve system's integer and reduce system's error.
作者 邵蓉
出处 《信息技术》 2002年第10期19-20,23,共3页 Information Technology
关键词 EDA技术 ispLSI6192 FIFO组态 控制逻辑 数据缓冲区 数据栈区 FIFO configuration Controlling logic High-speed data buffer
  • 相关文献

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部