期刊文献+

借助于网络搜索的26~41 GHz的锁相环设计 被引量:2

下载PDF
导出
摘要 本文基于TSMC 65 nm工艺设计出了一个高频宽带PLL,其中VCO模块采用双VCO架构、鉴频鉴相模块采用三态鉴频鉴相器与电荷泵架构、环路滤波器采用二阶低通无源滤波器、分频器模块采用整数N型架构。整个锁相环输出信号分辨率为100 MHz,工作范围覆盖26 GHz-41 GHz,且在28 GHz相位噪声为-124.2 dBc/Hz@10 MHz。
出处 《电子产品世界》 2019年第2期81-83,共3页 Electronic Engineering & Product World
关键词 锁相环 宽带 高频
  • 相关文献

同被引文献17

引证文献2

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部