期刊文献+

一种基于UVM的FPGA通用可配置UART协议的验证方法 被引量:2

下载PDF
导出
摘要 本文介绍一种基于UVM的FPGA通用可配置UART协议的验证方法。该验证方法利用UVM验证平台结构和验证思想完成UART协议验证的整体框架;通过设置一个UART配置类,封装UART协议全部参数信息,并通过UVM提供的config_db机制,将UART协议参数信息发送给驱动器、监视器和记分板等平台相关部件。顶层实例化时,用户只需要根据待测UART的协议要求,设置相应的波特率、数据位、停止位、校验方式等参数信息,便可以实现一个通用的参数可配置的UART协议FPGA验证平台。
作者 习建博
出处 《电子技术与软件工程》 2017年第13期159-159,共1页 ELECTRONIC TECHNOLOGY & SOFTWARE ENGINEERING
  • 相关文献

参考文献1

二级参考文献9

  • 1王旭姣,梁利平.一种基于事务的IP功能验证环境[J].微电子学与计算机,2007,24(7):27-30. 被引量:3
  • 2Janick Bergeron, Andrew Nightingale. Verification methodology manual for system verilog[ M]. New York: Springer Science + Business Media, Inc. 2006. 被引量:1
  • 3Synopsys, Inc. Reference verification methodology user guide version 8.6 [EB/OL]. [2008- 03- 18]. http:// www. synopsys.com/. 被引量:1
  • 4Mark Glasser. Advanced verification methodology cookbook version 2.0[ EB/OL ]. [ 2006 - 07 - 24 ]. Mentor Graphics Corporation. http://www. mentor. com/. 被引量:1
  • 5Cadence Design Systems, Inc. The unified verification methodology white paper [ EB/OL ]. [ 2005 - 02 - 01 ]. http://www. cadence. com/. 被引量:1
  • 6James Colgan. Open verification methodology relieves inefficiencies[ EB/OL]. [ 2007 - 09 - 07 ]. http://electonicdesign. com/Articles. 被引量:1
  • 7Tony Tsai. Techniques for selective reuse of verification components in hierarchical verification of large designs [ C]//SNUG(Synopsys Users Group). San Jose, 2008. 被引量:1
  • 8Bemd Stohr, Michael Simmons, Joachim Geishauser. FlexBench: reuse of verification IP to increase productivity[C]// Proceedings of the 2002 Design, Automation and Test in Europe Conference and Exhibition. Germary, 2002. 被引量:1
  • 9Jiri Gaisler, Edvin Catovic, Marko Isomaki, et al. GRLIB IP core user's manual version/. 0.19[EB/OL]. [2008 - 10 - 11 ]. http://www.gaisler.com/. 被引量:1

共引文献10

同被引文献19

引证文献2

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部