期刊文献+

基于FPGA的八位加法器的设计 被引量:1

下载PDF
导出
摘要 FPGA即现场可编程门阵列。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。该设计采用FPGA技术,运用VHDL硬件语言设计八位加法器的ADD4模块、SELTIME模块和DELED模块,完成了八位加法器进行自顶向下的设计并通过了实验验证,以及对八位加法器的设计与实现。
作者 周庆芳
出处 《教育界(综合教育)》 2016年第8期190-190,共1页
  • 相关文献

参考文献2

  • 1唐红莲,刘爱荣主编..EDA技术与实践[M].北京:清华大学出版社,2011:367.
  • 2苏志平主编..数字电子技术基础简明教程[M].北京:中国水利水电出版社,2010:199.

同被引文献6

引证文献1

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部