期刊文献+

基于FPGA的数字频率计设计

下载PDF
导出
摘要 设计是以FPGA为处理模块,以VHDL做为描述语言。20MHz的晶振做为主时钟,外部两个按键分别是使能按键和复位按键,便于进行人工控制。该设计通过直接测量的方法对被测信号的频率进行检测并显示。详细介绍了系统的各个设计模块,并对调试过程进行说明。该设计可以做成便携式手持设备用于测量手机中的实时时钟信号频率,还可以对音频信号的频率进行检测。
作者 荆科科
出处 《科技视界》 2015年第26期216-217,共2页 Science & Technology Vision
  • 相关文献

参考文献3

  • 1谭会生主编..EDA技术及应用实践[M].长沙:湖南大学出版社,2010:350.
  • 2潘松,黄继业编著..EDA技术实用教程[M].北京:科学出版社,2006:408.
  • 3潘松,黄继业编著..EDA技术实用教程 VHDL版[M].北京:科学出版社,2010:416.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部