期刊文献+

恩智浦推出业界首款具备双通道调制解调器的AISG收发器

下载PDF
导出
摘要 恩智浦半导体近日推出了突破性可编程的A1SG收发器系列,适用于无线基站和天线设备(ALD),如塔顶放大器(TMA)和远程电动倾斜(RET)的天线。新的产品系列包括业界第一款完全集成的双调制解凋器AISG收发器,以7支集成了ARM Cortex^TM-M3的处理器、两个AISG调制解调器的第一个AISG的系统解决方案。恩智浦的AISG收发器是基于DSP并且是可编程的,它还可提供显着的灵活性,无论是在开发.生产制造,其至现场安装过程中可以很容易的更改设置。(来自恩智浦)
出处 《中国集成电路》 2013年第5期33-33,共1页 China lntegrated Circuit
  • 相关文献

参考文献6

  • 1Phase Interpolator Based CDR [Z].Rambus: http: //www.rambus.com, 1999. 被引量:1
  • 2Rainer Kreienkamp, Ulrich Langmann, Christoph Zimmermann,el al. 10-Gh/s CMOS Clock and Data Recovery Circuit with an Analog Phase Interpolator [J]. IEEE,JSCC.2005,4013]:736-743. 被引量:1
  • 3Mike Yun He,John Pouhon. A CMOS mixed signal clock and data recovery circuit tot OIF-C-EI-6G+back planetran sceiver[J].lE EE,JSSC,2006,41 [3]:597-606. 被引量:1
  • 4曾泽沧,邓军勇.蒋林.用于CDR电路的相位插值选择电路设计[J].集成电路设计与开发,2008,33[8]:721-725. 被引量:1
  • 5张长春.Research on ultra high speed clock and datarecovery integrated circuits and demultiplexer integratedcircuits[D]:[博士学位论文].南京:东南大学,2010. 被引量:1
  • 6Chang- dual-loop enhanced University Kyung clock Seong. and A 1.25(; digitally-contro-lled data recoverv wil-h tase resolution [DI:[A Master Thesisl.Yonsei orea,2006. 被引量:1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部