期刊文献+

一种基于ASIC实现的流水线架构8051内核设计 被引量:1

Design of an 8051 core with pipeline structure based on AISC
下载PDF
导出
摘要 以对传统8051微控制器的分析为基础,在保证指令集不变的情况下,给出了一种基于ASIC的微控制器设计。该设计采用三级流水线结构,提高了指令的执行效率。仿真和测试结果显示,所设计的8051内核可以正常工作。 Based on the analysis of original 8051 and under the condition of keeping instruction set unchangeable, a MCU based on ASIC is designed. This design applies three stage pipeline to improve the effect of execution. This design of 8051 corecan work well according to the simulation and test.
出处 《微型机与应用》 2013年第8期18-20,共3页 Microcomputer & Its Applications
关键词 微控制器 流水线 ASIC MCU pipeline ASIC
  • 相关文献

参考文献4

  • 1GOLZE U. VLSI chip design with the hardware description language Verilog[M].北京:北京航空航天大学出版社,2005. 被引量:1
  • 2RAMIREZ A, SANTANA O J, LARRIBA-PEY J L, et al. Fetching instruction streams[C]. Proceedings of the 35th Annual ACM/IEEE International Symposium on Microarchitecture, 2002 : 371 - 382. 被引量:1
  • 3SIMSIC J, TERAN S. 8051 core specification[DB/OL]. (2001 - 09 - 25 ) [ 2013 - 01 - 21 ]. http : / / www. opencores, org. 被引量:1
  • 4倪继利,陈曦,李挥著..CPU源代码分析与芯片设计及Linux移植[M].北京:电子工业出版社,2007:596.

同被引文献7

引证文献1

二级引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部