期刊文献+

一种低功耗多核心系统处理单元的自动化设计方法 被引量:2

A design method of low power consumption much core system processing unit of automation
下载PDF
导出
摘要 传统上主要依靠提高芯片主频频率来增大运算速度,但会带来高热量、大功率的问题,为克服功率消耗过高的问题,多核心系统为近年来最为普遍的架构设计,其中,处理单元为芯片设计上的重要环节,但设计一个新处理器机器的工具链往往比较耗时,而且难以符合产品的设计周期,所以本文在芯片设计初期,采用LISATek的自动化设计方法,它能够快速并且弹性地设计PAC-Lite处理单元,并且将其整合到3D CIS视频处理多核心系统之中,来实现在电子系统层级进行软件开发和架构探索,从而达到系统最佳化的目的,将来也可利用该探索结果有效地帮助实现低功耗多核心系统的硬件架构。
作者 席娜 徐术力
出处 《制造业自动化》 北大核心 2012年第18期128-130,共3页 Manufacturing Automation
  • 相关文献

参考文献4

二级参考文献22

  • 1胡兵,陈光,谢永乐.基于变移霍夫曼编码的SOC测试数据压缩[J].仪器仪表学报,2005,26(11):1114-1118. 被引量:8
  • 2Advanced Micro Devices Inc. Enhanced Am486 DX Microprocessor Family Revision B[G]. 1997. 被引量:1
  • 3PCI Special Interest Group. PCI Local Bus Specification Revision2.3[G]. 2001. 被引量:1
  • 4PLX Technology Inc. PCI9056BA Data Book Revision 1.0 [G]. 2003. 被引量:1
  • 5BANERJEE K,SOURI S J,KAPUR P,et al.3-D ICs:Anovel chip design for improving deep-submicrometer in-terconnect performance and systems-on-chip integra-tion[J].Proceedings of the IEEE,2001,89(5):602-633. 被引量:1
  • 6LEWIS D L,LEE H H S.A scanisland based designenabling prebond testability in die-stacked microproces-sors[C].In Proceedings IEEE International Test Confer-ence(ITC),2007:1-8. 被引量:1
  • 7MARINISSEN E J,ZORIAN Y.Testing 3D chips con-taining through-silicon vias[C].International Test Con-ferrence(ITC),2009:1-11. 被引量:1
  • 8LEE H,CHAKRABARTY K.Test challenges for 3D in-tegrated circuits[J].IEEE Design&Test of Computers,2009(99):1-16. 被引量:1
  • 9A1-YAMANI A A.Deterministic buit-in self-test fordigital circuits.california[D].Stanford University,2004. 被引量:1
  • 10WANG L T,WU CH W,WEN X Q.VLSI test principlesand architectures:design for testability(systems on sili-con)[M].Morgan Kaufmann,2006. 被引量:1

共引文献10

同被引文献14

引证文献2

二级引证文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部