期刊文献+

PEEC结合有理缩减技术分析高速集成电路中同步开关噪声

Analysis of SSN in High Speed ICs by PEEC Combining with the Rational Order reduction Technique
下载PDF
导出
摘要 利用部分元件等效电路 ( PEEC)方法分析高速集成电路系统中同步开关噪声 ,该方法相比其它等效电路方法及全波分析方法 ,具有简单、效率高 ,并可以和无源电路阶数缩减方法结合 ,进行大规模缩减 ,从而进一步提高计算速度。通过对电路中两种典型结构体 (电源 /接地板 ,电源板 /信号线 /接地板 )上同步开关噪声的分析 ,表明这种方法是分析高速集成电路中同步开关噪声的高效方法。 The simultaneous switching noise(SSN)in high speed ICs are firstly analyzed by PEEC method.Comparing with other analyzing methods,it is not only simple and high efficient,but also can combine with order reduction techniques to accelerate the circuit simulation procedure.Two typical examples(power/ground plane,power/signal line/ground plane)show that the method gives high efficiency for simulation of SSN in high speed ICs.
出处 《半导体情报》 2000年第1期41-45,共5页 Semiconductor Information
关键词 高速集成电路 同步开关噪声 PEEC 有理缩减技术 High speed IC Simultaneous switching noise(SSN) PEEC Order reduction
  • 相关文献

参考文献1

  • 1Djordjevic A R,Sarkar T K. IEEE Transactions on Electrical Insulation . 1993 被引量:1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部