期刊文献+

低相噪低杂散C波段频率合成器的设计 被引量:1

Design on C-band Frequency Synthesizer with Low Phase Noise and Spur Reduction
下载PDF
导出
摘要 直接数字频率合成(DDS)+锁相环(PLL)是目前频率合成技术的常用组合方式之一。首先就DDS+PLL的几种常用合成方式的特点进行了简单介绍,然后着重利用DDS内环分频式合成方式,实现了-种低杂散低相噪的频率合成器的设计。设计中首先在理论分析的基础上选出了合理的设计方案,然后对各项指标进行了可行性分析,尤其对输出相位噪声和组合杂散进行了详尽的阐述。最终用试验结果证明了该方案的可行性。 Direct digital sequence (DDS) adding phase-lock loop (PLL) is one of the usual combination modes in frequency synthesis technologies. Some application characteristics of DDS+PLL are introduced and a design of synthesizer with low spurs and low phase noise in which DDS plays a role as a programmable fractional N divider and PLL works as an active filter is discussed in this paper. The design scheme is given based on theoretic analysis, and its feasibility is discussed. Then the phase noise and combined spurs are calculated and analyzed in detail. Finally, the experimental result proves the validity of this method.
出处 《计算机与网络》 2011年第10期48-50,共3页 Computer & Network
关键词 直接数字频率合成 锁相环 低杂散 低相位噪声 小步进 DDS PLL spur reduction low phase noise high frequency resolution
  • 相关文献

参考文献4

  • 1白居宪著..低噪声频率合成[M].西安:西安交通大学出版社,1994:346.
  • 2戴逸民编著..频率合成与锁相技术[M].合肥:中国科学技术大学出版社,1995:339.
  • 3高玉良等著..现代频率合成与控制技术[M].北京:航空工业出版社,2002:255.
  • 4Pattern Recogn,1997,V01.30(10):1579-1582. 被引量:1

同被引文献5

引证文献1

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部