期刊文献+

基于FPGA的HDB3编解码器的设计与实现 被引量:4

Design of HDB3 CODEC Based on FPGA and Its Implementation
下载PDF
导出
摘要 为了满足基带传输系统中传输码型无直流分量、低频分量少、便于提取定时时钟和具有一定的检错能力等要求,选择HDB3码并结合FPGA集成度高、速度快的特点,用ALTERA公司的Cyclone系列FPGA芯片EP2C8T144C6实现了HDB3编解码电路的设计.该设计提高了整个通信系统的集成度,克服了分立硬件电路带来的抗干扰差和不易调整等缺陷.实验结果表明:系统的传输误码率低于10 6.该设计可应用到实际的通信系统传输中. In order to meet the demands of transmission codes’no DC component,less low frequency components and easier timing clock extraction as well as a certain error detection capability in the baseband transmission system,the HDB3 code was selected,and the design of HDB3 co-decoder circuits implemented by using the EP2C8T144C6 FPGA chip in Cyclone series of ALTERA Inc.and in terms of the high integration level and fast speed of FPGA chips,improving the integration level of entire communication system and precluding the poor anti-jamming,hard-adjusting and other drawbacks resulted from the discrete hardware circuits.Experimental results show that transmission bit error rate of system is less then 10 6,and the design can be applied to the real communication transmission.
出处 《空军雷达学院学报》 2010年第4期274-276,280,共4页 Journal of Air Force Radar Academy
关键词 HDB3编解码 现场可编程门阵列 VHDL语言 HDB3 CODEC FPGA VHDL language
  • 相关文献

参考文献4

  • 1蒋青,吕翊.一种基于FPGA技术的HDB3译码器的设计[J].微电子学,2007,37(2):298-300. 被引量:7
  • 2江力主编..通信原理[M].北京:清华大学出版社,2007:344.
  • 3刘福奇..FPGA嵌入式项目开发实战[M].北京:电子工业出版社,2009:463.
  • 4褚振勇等编著..FPGA设计及应用[M].西安:西安电子科技大学出版社,2006:450.

共引文献6

同被引文献12

引证文献4

二级引证文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部