期刊文献+

射频接收芯片中CMOS晶体振荡器的设计

Design of CMOS Crystal Oscillator in RF Receiver IC
下载PDF
导出
摘要 本文采用0.18um CMOS工艺设计了一种应用于射频接收芯片的4MHz的Pierce晶体振荡器,采用自动增益控制(AGC)结构,提高了频率稳定性,降低了功耗。流片测试结果显示,在1.8V电源电压下,输出频率具有较好的精度,最大的频率误差为0.1%,在1.8V电源电压下,消耗电流500 nA,版图面积为100um×250um,满足射频收发芯片低功耗、高稳定性、和版图面积小的要求。 A 4MHz CMOS pierce crystal oscillator for RF receiver is designed in 0.18um CMOS process. An AGC(Automatic gain control) structure is used to improve frequency stability and reduce power consumption. The measurement results show that when the voltage is 1.8V, output frequency has better precision and the most frequency error is 0.1%,the current consumes 500nA,the layout area is 100um×250um, and these can satisfy the RF receiver requirement that low power consumption, high stability and small area .
作者 谢俊杰
出处 《价值工程》 2010年第24期240-240,共1页 Value Engineering
关键词 Pierce晶体振荡器 自动增益控制 低功耗 pierce crystal oscillator automatic gain control low power consumption
  • 相关文献

参考文献1

  • 1Vittoz.E.A, Degrauwe.M, Bitz.S.High pformance crystal oscilator circuits: theory and application[J].IEEE JSSC, 1988,23( 3 ) : 774-783. 被引量:1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部