期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
ST推出针对网络应用的下一代系统级芯片32nm设计平台
下载PDF
职称材料
导出
摘要
意法半导体宣布网络专用集成电路(ASIC)的32nm技术平台已正式上市。这款全新32nm系统级芯片设计平台采用意法半导体的32LPH(低功耗高性能)制程,是业内首款采用32nm体硅上实现串行器一解串行器(SerDes)IP。
出处
《电子制作》
2010年第7期4-4,共1页
Practical Electronics
关键词
系统级芯片
设计平台
网络
意法半导体
应用
ST
专用集成电路
技术平台
分类号
F416.63 [经济管理—产业经济]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
穆强.
集成与分割:解析手机设计平台的今天与明天[J]
.电子设计技术 EDN CHINA,2004,11(10):144-146.
2
海思K3全集成智能手机方案打造完整设计平台[J]
.中国电子商情,2009(5):67-67.
3
吴明元.
贴片变压器制程指令[J]
.国际电子变压器,2006(2):125-130.
4
Avago推出65nm 17Gbps SerDes[J]
.世界电子元器件,2007(9):44-44.
5
制程能力分析之用途[J]
.电子质量,2008(7):57-57.
6
杨剑,Nemus Young.
Xilinx ISE 10.1设计套件:设计工具走向整合[J]
.电子与电脑,2008(4):73-73.
7
产品博览[J]
.半导体技术,2004,29(3):90-90.
8
刘海涛,李勇.
自适应均衡器的FPGA设计与实现[J]
.中国民航大学学报,2015,33(5):43-46.
被引量:4
9
张华,孙运强,姚爱琴.
基于FPGA的IIR数字滤波器的实现[J]
.电子测试,2010,21(7):50-53.
被引量:3
10
陈晓.
多芯片整合封测技术(1)——完封?芯片封装新技术、新趋势、新挑战[J]
.电子测试,2007,18(3):60-63.
电子制作
2010年 第7期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部