期刊文献+

自动准同期并网实验装置的设计 被引量:4

Design of an Experimental Device for Automatic Quasi-synchronization with Grid
下载PDF
导出
摘要 传统的自动准同期实验装置多数采用分立元件来实现,体积大,速度及精度低。在保证原有实验效果的基础上,为了减小体积,提高速度及精度,采用MSP430F149单片机与FPGA芯片搭接硬件电路,采用基于模糊控制的调压输出的设计方法。最后对整个设计进行了仿真分析,给出了仿真结果。 An Experimental Device for Automatic Quasi - synchronization of traditional using discrete components to achieve. It have large volume, speed and low accuracy. On the basis of the original experimental effectiveness, in order to reduce the size, improve speed and accuracy, This paper use MSP430F149 and the FPGA - chip to design hardware circuit, using fuzzy control methods to design the output voltage. Finally, the entire design using the simulation analysis, giving the simulation results.
出处 《河南机电高等专科学校学报》 CAS 2010年第2期11-14,共4页 Journal of Henan Mechanical and Electrical Engineering College
关键词 自动准同期 MSP430 FPGA 合闸条件 仿真 automatic synchronization MSP430 FPGA closing conditions simulation
  • 相关文献

参考文献3

二级参考文献2

共引文献5

同被引文献31

引证文献4

二级引证文献11

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部