期刊文献+

0.6um工艺NMOS ESD保护电路版图优化 被引量:2

Layout optimization design for 0.6um GGNMOS ESD protection circuit
下载PDF
导出
摘要 本文研究了在0.6um工艺下,数个版图参数对NMOS ESD保护器件性能的影响,并给出了这些版图参数适宜值的范围;提出了用于I/OPAD的ESD保护电路的版图优化方法,并证明了版图优化在提高ESD保护电路性能上的作用。 The affection of different layout parameters on NMOS ESD protection ability under 0.6um technology is studied. The ranges of optimum layout parameters have been suggested. A layout optimization methodology for I/O PAD ESD protection circuit is proposed and demonstrated.
出处 《微计算机信息》 北大核心 2008年第32期289-291,共3页 Control & Automation
基金 上海市科委AM基金(0504) 项目名称:深亚微米SOC设计中全芯片ESD仿真工具的研究 江苏省专用集成电路重点实验室开放课题(JSICK0402) 项目名称:高性能DDR2I/O中ESD电路设计与验证
关键词 ESD 版图优化 DCGS SCGS GGNMOS ESD layout optimization DCGS SCGS GGNMOS
  • 相关文献

参考文献5

  • 1A. Amerasekera, C. Duvvnury. ESD in Silicon Integrated Circuit, England: John Wiley, Cliichester, 2002 被引量:1
  • 2Chen J.Z., Amerasekera, E.A. and Duvvury C. Design methodology and optimization of gate-driven NMOS ESD protection circuits in submicron CMOS processes. IEEE Transactions on Electron Devices, 1998,45(12):2448-2456. 被引量:1
  • 3Daebin Yim, Hyunchul Kim, Doohun Song and Junho Baek. Layout Optimization of ESD protection TFO-NMOS by Two-dimensional Device simulation [A], Proceeding of Int. Conf. SISPAD, 1997.29-31 被引量:1
  • 4A. Amerasekera, C. Duvvnury. ESD in Silicon Integrated Circuit, England: John Wiley, Chichester, 2002 被引量:1
  • 5黄义定.IC设计中的建库技术研究及实现[J].微计算机信息,2005,21(11Z):159-160. 被引量:1

二级参考文献2

  • 1罗静.建库流程介绍[J].September,2004. 被引量:1
  • 2Johannes Grad,James E. Stine .A Standard Cell Library for Student Projects[J].http://www.ieee.com. 被引量:1

同被引文献27

引证文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部