期刊文献+

基于FPGA的中值滤波快速算法的设计与实现 被引量:5

下载PDF
导出
摘要 介绍了一种适合于硬件实现的快速图像中值滤波算法,给出了用Verilog HDL硬件描述语言在ALTERA公司的CycloneII器件上实现的系统设计方案及仿真结果。该方法可在图像预处理系统中获得良好的滤波效果,并可满足其实时性要求。
作者 王伟 杨兵
出处 《电子元器件应用》 2008年第1期57-59,共3页 Electronic Component & Device Applications
  • 引文网络
  • 相关文献

同被引文献20

引证文献5

二级引证文献10

;
使用帮助 返回顶部