期刊文献+

基于CPLD/FPGA的同步异步转换实验设计 被引量:4

Experiment Design of a Synchronous to Asynchronous Converter based on CPLD/FPGA
下载PDF
导出
摘要 现代通信技术的发展随着ASIC的应用进入了一个新的阶段,也需要学生更全面地掌握ASIC技术。在解析串行RS232同步和异步通信协议的基础上,提出了在CPLD/FPGA上设计同步异步转换实验的方法和过程。在XILINX公司的XC95144芯片上进行了硬件仿真和运行,并给出了部分源代码和仿真测试结果。 Synchronous and asynchronous communication protocol are analyzed, based on which an experimental design of synchronous to asynchronous converter was developed. The design is simulated and run on XILINX XC95144. A part of the codes and the result of simulation were given in the paper.
出处 《实验室研究与探索》 CAS 2005年第8期50-52,78,共4页 Research and Exploration In Laboratory
关键词 串行通信 同步异步转换 可编程控制器/现场可编程门阵列 极高速集成电路硬件描述语言 serial communication synchronous to asynchronous converter CPLD/FPGA VHDL
  • 相关文献

参考文献8

二级参考文献3

  • 1李广军 孟宪元.可编程ASIC设计及应用[M].成都:电子科技大学出版社,1999.. 被引量:1
  • 2[3]MAX7000 Programmable Logic Device Family[Z]. Altera Instrument, 2000. 被引量:1
  • 3候伯亨 顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,1999.. 被引量:17

共引文献13

同被引文献23

引证文献4

二级引证文献16

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部