新型数字逻辑标准及接口技术
被引量:4
New digital logic standard and interface technology
摘要
由于应用需求的驱动,近几年产生了许多新型数字逻辑标准,本文从其物理连接特性着手进行归纳,最后讨论了它们的应用及相互间的接口技术。
出处
《今日电子》
2004年第10期89-90,88,共3页
Electronic Products
参考文献1
-
1李广军,孟宪元编著..可编程ASIC设计及应用[M].成都:电子科技大学出版社,2000:526.
同被引文献29
-
1盛卫星,李宝珊,崔君军.LVDS在数字波束形成处理器中的应用[J].现代雷达,2004,26(6):38-40. 被引量:9
-
2魏然,金明河.LVDS在仿人灵巧手高速串行中的应用[J].电子产品世界,2004,11(07A):90-91. 被引量:5
-
3张晶,李心广.基于multisim的电路设计与仿真[J].计算机仿真,2005,22(5):109-110. 被引量:51
-
4张琦,宋民,高梅国,杨静.采用FIFO级联实现可编程的采样预触发与缓存容量扩展[J].北京理工大学学报,2005,25(11):985-988. 被引量:2
-
5甘海龙.OrCAD PSpice 9.2在教学中的应用[J].现代电子技术,2007,30(8):79-80. 被引量:3
-
6Luftner T, Kropl C, Hagelauer R, et al. Wireless infrared communications with edge position modulation for mobile devices[J ]. IEEE Transactions on Wireless Communications, 2003,10 (2) : 15-21. 被引量:1
-
7QuickLogic. Eclipse- II Family Data Sheet Rev[DB/OL]. www. quicklogic. com. 2007. 被引量:1
-
8Immink K A S. Runlength-limited sequences[ J ]. Proc IEEE, 1990, 78(11) :1745-1759. 被引量:1
-
9GOLDIE J, Failsafe biasing of LVDS interfaces[R].National Semiconductor Application Note 1194, 2001. 被引量:1
-
10Morgan M, Smith B. Active fail-safe in TI's LVDS receivers[R].Application Report, October 2001. 被引量:1
引证文献4
-
1蔡敏,王谧.LVDS接收器的失效保护电路设计[J].半导体技术,2005,30(4):61-64. 被引量:5
-
2郭磐,赵精龙,陈思颖,倪国强.焦平面图像红外无线传输系统中边沿位置调制的低功耗实现[J].光学技术,2008,34(6):929-932.
-
3文艺,张健.一种适用于FPGA的可配置、兼容多标准差分驱动器电路[J].微电子学与计算机,2015,32(12):169-172.
-
4潘玉剑,罗国清.基于ADS的传输线时域分析实验[J].实验室研究与探索,2019,38(7):111-114. 被引量:4
二级引证文献9
-
1薛隆全,文丰,张时华.基于LVDS总线的高速长距数据传输的设计[J].电子设计工程,2009,17(2):39-40. 被引量:7
-
2韦雪明,李平.串行低压差分信号接收器设计[J].半导体技术,2010,35(12):1213-1216. 被引量:2
-
3胡庆成,贺凌炜,周晓彬.一种高速LVDS接收电路的设计[J].电子与封装,2016,16(7):26-28.
-
4蔡建军,史健.一种LVDS视频信号格式转换电路设计[J].电工技术,2019(8):152-154. 被引量:1
-
5栾江峰,林兆花,肖军,袁剑锋.基于电磁兼容的电子技术仿真实验[J].实验技术与管理,2020,37(5):123-127. 被引量:5
-
6高玉斌,张兰,郑依凡,王才军.基于高频雷达的匹配电路实验设计[J].电气电子教学学报,2022,44(5):86-89. 被引量:1
-
7张兰,陈一铭,张云华.虚实结合的传输线工作状态仿真与应用实验设计[J].实验室研究与探索,2024,43(5):111-115. 被引量:1
-
8傅世强,付嘉琪,李婵娟,徐之遐.微波传输线虚拟仿真教学辅助工具设计与实践[J].工业和信息化教育,2024(8):65-69. 被引量:1
-
9戴丽萍,金智林.整体式EHB系统建模及安全机制研究[J].重庆理工大学学报(自然科学),2024,38(9):119-127.
-
1王兰勋,张庆顺,黄亚丽,宋铁锐.一种基于CPLD的二值数字化4DPSK解调器设计方案[J].河北大学学报(自然科学版),2006,26(3):310-314. 被引量:2
-
2单路、27位串行器/解串器芯片组[J].电子设计技术 EDN CHINA,2005,12(9):135-135.
-
3钱宏文,付俊爱,陈珍海.高速ADC接口技术最新进展[J].电子与封装,2014,14(12):14-20. 被引量:7
-
4MLVD128,9:多点LVDS线路驱动器[J].世界电子元器件,2005(10):90-90.
-
5陈磊,陈子晏,杨华,赖宗声,景为平.基于高性能数字芯片的多协议可编程接口设计[J].半导体技术,2008,33(8):730-733.
-
6飞兆半导体新型μSerDes产品[J].电子产品世界,2006,13(09X):31-31.
-
7飞兆半导体串化器/解串器(SerDes)装置[J].电子产品世界,2004,11(01A):121-122.
-
84通道多点LVDS收发器[J].今日电子,2008(6):109-110.
-
9Maxim推出用于高速网络设备的低抖动时钟发生器[J].电子质量,2009(8):28-28.
-
1010位LVTTL/LVCOMS LVPECL转换器[J].国外电子元器件,2003(1):80-80.