期刊文献+

一种能有效降低Memory BIST功耗的方法 被引量:1

A Method of Reducing Power Consumption Effectively in Memory BIST
下载PDF
导出
摘要 随着系统芯片(SoC)上存储器比重的日趋增加和Memory BIST(memory built-inself-test)的广泛应用,对较低测试功耗的嵌入式Memory BIST的设计要求越来越高,因为测试功耗一般为系统正常工作时的两倍多,而过高的功耗会烧毁电路和降低芯片成品率.通过采用按时钟域划分存储器组和串并结合的方法来降低Memory BIST的测试功耗.实验仿真结果表明,用该方法所得的最大功耗只有传统方法的1/14,可见该方法能有效降低测试时的能量损耗. 随着系统芯片(SoC)上存储器比重的日趋增加和Memory BIST(memory built-inself-test)的广泛应用,对较低测试功耗的嵌入式Memory BIST的设计要求越来越高,因为测试功耗一般为系统正常工作时的两倍多,而过高的功耗会烧毁电路和降低芯片成品率.通过采用按时钟域划分存储器组和串并结合的方法来降低Memory BIST的测试功耗.实验仿真结果表明,用该方法所得的最大功耗只有传统方法的1/14,可见该方法能有效降低测试时的能量损耗.
出处 《计算机研究与发展》 EI CSCD 北大核心 2012年第S1期94-98,共5页 Journal of Computer Research and Development
基金 国家"八六三"高技术研究与发展计划基金项目(2011BAH04B05)
关键词 MEMORY BIST 时钟域 串并结合 最大功耗 Memory BIST clock domain the mixture of serial and parallel methods maximum power consumption
  • 相关文献

参考文献6

二级参考文献24

  • 1吴德馨 钱鹤 叶甜春 等.现代徽电子技术[M].北京:化学工业出版社,2002.. 被引量:1
  • 2LIN C J, ZORIAN Y,BHAWMIK S. PSBIST: A partial-scan based builtin self-test scheme[A]. Proc IEEE Int.l Test Conference[C], Oct. 1993.507-516. 被引量:1
  • 3ZORIAN Y.A Structured approach to macrocell testing using built-in self-test scheme[A]. Proc IEEE Custom Integrated Circuits Conference[C], Boston, 1990.28.3.1-28.3.4. 被引量:1
  • 4YERVANT Z, HAKIM B. An effective multi-chip BIST scheme[J]. Journal of Electronic Testing:Theory and Applications, 1997,(10): 87-95 被引量:1
  • 5Girard P. Survey of low-power testing of VLSI circuits[J]. Design & Test of Computers (IEEE), 2002 ;19(3):80-90. 被引量:1
  • 6Wang S, Gupta S K. DS-LFSR:a BIST TPG for low switching activity[J]. IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, 2002 ; 21 (7) : 842-851. 被引量:1
  • 7Li J, Yang J, Li R, et al. A new BIST structure for low power testing. A SIC, 2003. Proceedings 5th International Conference on [C], 2003; 2 (21-24):1 183-1 185. 被引量:1
  • 8Girard P, Guiller L, Landrault C, et al. Low power BIST design by hypergraph partitioning: methodology and architectures. Proc Int'l Test Conf(C),IEEE Press, Piscataway, N.J. , 2000:652-661. 被引量:1
  • 9Manich S, Gabarro A, Lopez M. et al. Low power BIST by filtering non-detecting vectors [J]. J of Electronic Testing Theory and Applications(JETTA), 2002 , 16(3) : 193-202. 被引量:1
  • 10Cheng K T, Agrawal V D. A partial scan method for sequential circuits with feedback [J]. IEEE Transactions on Computers, 1990 ; 39 (4) : 544-548. 被引量:1

共引文献17

同被引文献7

引证文献1

二级引证文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部