期刊文献+

基于新Euclid实现结构的高速RS译码方案及FPGA实现 被引量:2

下载PDF
导出
摘要 Reed Solomon码具有很强的突发与随机错误纠正能力 ,已经被广泛应用于卫星通信、军用通信、计算机系统等领域。本文以修正的Euclid(ME)算法为核心算法 ,设计了一种具有流水线结构的高速时域RS译码方案。对于ME算法提出了一种新的实现结构 ,取消了一般ME电路实现结构中用来终止迭代的控制电路。用新ME实现电路构成的RS译码器结构简单、规则 ,易于FPGA实现。以具有 8个符号纠错能力的RS( 2 5 5 ,2 39)译码器为例 ,完成了RS译码器的FPGA设计。工作时钟频率为 45MHz时 ,译码器的吞吐率达到360Mbit/s ,译码延迟仅为 40 2个时钟周期。
出处 《空间电子技术》 2004年第3期25-30,共6页 Space Electronic Technology
  • 相关文献

参考文献7

  • 1[1]Shao H M,et al. A VLSI design of a pipeline Reed-Solomon decoder.IEEE Trans.Comput.,1985,C-34(5):393~403 被引量:1
  • 2[2]Xu Y.Implementation of Berlekamp-Massey algorithm without inversion.IEE Proceedings-I,1991,138(3):138~140 被引量:1
  • 3[3]Lee H,Yu M,Song L.VLSI design of Reed-Solomon decoder architectures.Proc.IEEE Int.Circuits and Systems,ISCAS 2000:705~708 被引量:1
  • 4[4]Hsu I S,Truong T K,Shao H M,et al.A comparison of VLSI architecture of finite field multipliers using dual,normal or standard basis.TDA progress report 42-90,Vol.April-June 1987,Jet Propulsion Laboratory,Pasadena,California,63~75,August 15,1987 被引量:1
  • 5[5]Brent R P,Kung H T.Systolic VLSI array for polynomial GCD computation.IEEE Trans.Comput.,1984,C-33(8):731~736 被引量:1
  • 6[6]Lee H.Modified Euclidean algorithm block for high-speed Reed-Solomon decoder.IEE Electronics Letters. 2001,Vol.37,No.14:903~904 被引量:1
  • 7[7]Baek J H,Kang J Y,Sunwoo M H.Design of a high-Speed Reed-Solomon decoder.Proc.IEEE Int.Circuits and Systems,2002.ISCAS 2002:793~796 被引量:1

同被引文献8

  • 1刘晓明,瞿金桥,谢明钦,胡旭.DVB标准RS码译码的新技术[J].中国有线电视,2004(19):8-11. 被引量:2
  • 2石俊峰,王宇,孙辉先.符合CCSDS标准的RS(255,223)码译码器的FPGA实现及其性能测试[J].空间科学学报,2005,25(4):309-314. 被引量:9
  • 3Sarwate D V,Shanbhag N R.High-speed Architectures for Reed-Solomon Decoders[J].IEEE Trans on VLSI Systems,2001,9(5):641-655. 被引量:1
  • 4Lomea A G,López J C,Royo A.A Pipeline Frequency Domain Reed-Solomon Decoder for Application in ATM Networks[DB/OL].http://www.dcis.org/,2005-12-12. 被引量:1
  • 5Lee H,Azam A.Pipelined Recursive Modified Euclidean Algorithm Block for Low Complexity,High-speed Reed-Solomon Decoder[J].Electronics Letters,2003,39(19):316-317. 被引量:1
  • 6Shao H M,Truong T K,Deutsch L J,et al.A VLSI Design of a Pipeline Reed-Solomon Decoder[J].IEEE Trans on Comput,1985,C-34(5):393-403. 被引量:1
  • 7Lee Hanbo,Yu Menglin,Song Leilei.VLSI Design of Reed-Solomon Decoder Architectures[DB/OL].http://www.iscas.net/,2005-12-10. 被引量:1
  • 8Chang H C,Shung C B,Lee C Y.A Reed-Solomon Product-code (RS-PC) Decoder Chip for DVD Applications[J].Solid-state Circuits,2001,36(2):229 -238. 被引量:1

引证文献2

二级引证文献5

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部