针对传统混沌加密系统密钥空间小,序列复杂度不足以及加密系统单一的问题,提出一种新的基于混沌系统的彩色图像三重置乱加密算法。利用Logistic混沌序列对彩色图像各个像素点的三原色(red green blue,RGB)顺序进行置乱,应用Rabinovich...针对传统混沌加密系统密钥空间小,序列复杂度不足以及加密系统单一的问题,提出一种新的基于混沌系统的彩色图像三重置乱加密算法。利用Logistic混沌序列对彩色图像各个像素点的三原色(red green blue,RGB)顺序进行置乱,应用Rabinovich超混沌系统产生的四维混沌序列中的一组序列对图像的像素点位置进行分块置乱,使用余下的3组序列分通道对图像离散小波变换后的低频系数进行置乱与扩散。该算法充分利用混沌序列特征,将传统混沌置乱加密方法改进,使彩色图像像素点在RGB 3个通道内进行置乱,并将扩散过程与离散小波变换紧密结合。通过实验仿真,对该算法的密钥空间、敏感度、抗统计攻击能力和抗差分攻击能力进行分析,结果表明,该算法能够安全有效地加密图像,保护图像信息安全。展开更多
移动终端通过小区搜索完成与网络的接入工作。为了更快地完成时分长期演进(time division long term evolution,TD-LTE)系统小区搜索过程,与传统数字信号处理(digital signal processing,DSP)串行模式对比,从速度和面积两方面综合考虑,...移动终端通过小区搜索完成与网络的接入工作。为了更快地完成时分长期演进(time division long term evolution,TD-LTE)系统小区搜索过程,与传统数字信号处理(digital signal processing,DSP)串行模式对比,从速度和面积两方面综合考虑,提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的多通道并行小区搜索架构。主要工作集中在小区搜索整体方案设计和FPGA硬件实现上,在算法上对整个小区搜索算法架构进行了改进,同时根据硬件需求,利用以时钟换取速度的思想对FPGA硬件实现架构进行了优化。采用多通道并行高速乘法器进行序列相关检测和动态门限配置的方法,大大缩短了TD-LTE小区搜索的处理时间。并以Altera的EP4SGX230KF40C2芯片作为硬件平台进行了Modelsim功能仿真、板级验证等工作。实验结果表明,该设计方案的处理速度和数据精度均满足TD-LTE系统测试要求,性能远优于传统的DSP架构模式,可以应用到实际工程中。展开更多
重点研究了长期演进LTE(Long Term Evolution)系统的物理下行控制信道PDCCH(Physical Downlink Control Channel)盲检算法。通过对目前盲检算法的分析,提出了一种通过改变第一个搜索等级和改变选取下一搜索等级方式的改进算法。对两种...重点研究了长期演进LTE(Long Term Evolution)系统的物理下行控制信道PDCCH(Physical Downlink Control Channel)盲检算法。通过对目前盲检算法的分析,提出了一种通过改变第一个搜索等级和改变选取下一搜索等级方式的改进算法。对两种算法的性能进行了仿真比较,结果表明,改进后的盲检次数比改进前的盲检次数要少,改进算法可行、有效。展开更多
文摘针对传统混沌加密系统密钥空间小,序列复杂度不足以及加密系统单一的问题,提出一种新的基于混沌系统的彩色图像三重置乱加密算法。利用Logistic混沌序列对彩色图像各个像素点的三原色(red green blue,RGB)顺序进行置乱,应用Rabinovich超混沌系统产生的四维混沌序列中的一组序列对图像的像素点位置进行分块置乱,使用余下的3组序列分通道对图像离散小波变换后的低频系数进行置乱与扩散。该算法充分利用混沌序列特征,将传统混沌置乱加密方法改进,使彩色图像像素点在RGB 3个通道内进行置乱,并将扩散过程与离散小波变换紧密结合。通过实验仿真,对该算法的密钥空间、敏感度、抗统计攻击能力和抗差分攻击能力进行分析,结果表明,该算法能够安全有效地加密图像,保护图像信息安全。
文摘移动终端通过小区搜索完成与网络的接入工作。为了更快地完成时分长期演进(time division long term evolution,TD-LTE)系统小区搜索过程,与传统数字信号处理(digital signal processing,DSP)串行模式对比,从速度和面积两方面综合考虑,提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的多通道并行小区搜索架构。主要工作集中在小区搜索整体方案设计和FPGA硬件实现上,在算法上对整个小区搜索算法架构进行了改进,同时根据硬件需求,利用以时钟换取速度的思想对FPGA硬件实现架构进行了优化。采用多通道并行高速乘法器进行序列相关检测和动态门限配置的方法,大大缩短了TD-LTE小区搜索的处理时间。并以Altera的EP4SGX230KF40C2芯片作为硬件平台进行了Modelsim功能仿真、板级验证等工作。实验结果表明,该设计方案的处理速度和数据精度均满足TD-LTE系统测试要求,性能远优于传统的DSP架构模式,可以应用到实际工程中。
文摘重点研究了长期演进LTE(Long Term Evolution)系统的物理下行控制信道PDCCH(Physical Downlink Control Channel)盲检算法。通过对目前盲检算法的分析,提出了一种通过改变第一个搜索等级和改变选取下一搜索等级方式的改进算法。对两种算法的性能进行了仿真比较,结果表明,改进后的盲检次数比改进前的盲检次数要少,改进算法可行、有效。