期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于0.13μm SOI COMS工艺的VCSEL驱动器设计 被引量:4
1
作者 潘彦君 孙向明 +5 位作者 黄光明 叶竞波 龚达涛 董业民 杨文伟 杨苹 《压电与声光》 CSCD 北大核心 2017年第6期920-923,共4页
介绍了一种低功耗高速垂直腔表面发射激光器(VCSEL)驱动器的设计。该芯片设计使用国产0.13μm SOI CMOS工艺,能提供6~8mA可调调制电流及4~7mA可调偏置电流。驱动电路采用多级级联放大并结合无源电感并联峰化技术,用以拓展带宽。测试结... 介绍了一种低功耗高速垂直腔表面发射激光器(VCSEL)驱动器的设计。该芯片设计使用国产0.13μm SOI CMOS工艺,能提供6~8mA可调调制电流及4~7mA可调偏置电流。驱动电路采用多级级联放大并结合无源电感并联峰化技术,用以拓展带宽。测试结果表明,该电路在1.2V单电源工作电压下,最高工作速率可达5Gbit/s,总功耗仅为48mW。 展开更多
关键词 绝缘衬底上的硅(SOI) 激光驱动器 并联峰化 高速 低功耗
下载PDF
基于0.13μm SOI CMOS工艺的高性能LDO设计 被引量:2
2
作者 李雅淑 高超嵩 +1 位作者 孙向明 杨苹 《电子设计工程》 2018年第19期165-170,共6页
基于电子设备对电源管理芯片的需求,本文设计了一种输出电压2.8 V,最大负载电流为50mA的高性能低压差线性稳压器(low-dropout regulator,LDO)。该LDO采用调整管栅极驱动技术,改善了负载瞬态响应,同时利用片外电容的等效串联电阻(Equival... 基于电子设备对电源管理芯片的需求,本文设计了一种输出电压2.8 V,最大负载电流为50mA的高性能低压差线性稳压器(low-dropout regulator,LDO)。该LDO采用调整管栅极驱动技术,改善了负载瞬态响应,同时利用片外电容的等效串联电阻(Equivalent Series Resistance,ESR)补偿系统频率,保证了LDO的稳定性。在国产0.13μm Silicon-On-Insulation CMOS工艺上,实现了电路原理图和版图的设计,芯片面积(不包含PAD)为0.009 mm2。该LDO电路使用Cadence、Spectre等工具进行了仿真验证,仿真结果表明:输出电压为2.8 V,输出过冲小于8 mV,最大负载响应时间为2.1μs,相位裕度大于77°,低频时电源电压抑制比PSRR为-90 dB,负载调整率为53μV/mA,线性调整率为3.37 mV/V。 展开更多
关键词 低压差线性稳压器 SOI工艺 高稳定性 瞬态响应 电源抑制比
下载PDF
高精度射频功率测量系统设计及噪声分析
3
作者 熊珀艺 孙向明 +1 位作者 黄光明 王东 《信息记录材料》 2018年第8期85-87,共3页
本文提出了一种基于高速ADC的高精度射频功率测量系统模型,并计算出该模型中系统热噪声、采样时钟的相位噪声以及ADC的量化噪声的噪声功率,推导出测量的相对精度与系统总噪声的关系,最后通过快速傅里叶变换结合仿真得到的采样数据验证... 本文提出了一种基于高速ADC的高精度射频功率测量系统模型,并计算出该模型中系统热噪声、采样时钟的相位噪声以及ADC的量化噪声的噪声功率,推导出测量的相对精度与系统总噪声的关系,最后通过快速傅里叶变换结合仿真得到的采样数据验证了系统总噪声对测量精度的影响。 展开更多
关键词 射频 噪声 FFT 功率
下载PDF
ALICE实验内径迹系统探测器升级
4
作者 张彪 张李昂 +10 位作者 邓文静 刘军 张文靖 柳东海 谭亚蕾 王亚平 孙向明 殷中宝 周代翠 黄光明 许怒 《原子核物理评论》 CAS CSCD 北大核心 2020年第3期734-741,共8页
大型重离子对撞实验(A Large heavy-Ion Collision Experiment,ALICE)按计划在大型强子对撞机(Large Hadron Collider,LHC)的第二次停机(2019—2021)期间进行探测器升级工作。为了对强相互作用物质——夸克胶子等离子体(Quark-Gluon Pla... 大型重离子对撞实验(A Large heavy-Ion Collision Experiment,ALICE)按计划在大型强子对撞机(Large Hadron Collider,LHC)的第二次停机(2019—2021)期间进行探测器升级工作。为了对强相互作用物质——夸克胶子等离子体(Quark-Gluon Plasma,QGP)的性质进行更细致的研究,作为升级计划中重要的一个内容是把ALICE实验现有的内径迹系统探测器(Inner Tracking System,ITS)全面升级为基于单片有源像素传感器(Monolithic Active Pixel Sensor,MAPS)技术的硅像素探测器(习惯称之为ITS2),并在Run3和Run 4期间采集更多的铅核-铅核碰撞数据。新的ITS2共由7层(内3层,中间2层和外2层)探测桶面组成,共由24000余片尺寸为3cm×1.5cm的MAPS硅像素芯片(该芯片称之为ALPIDE)构成,有效探测面积达10m^(2),共约120亿像素。ALPIDE芯片厚度为50μm,单个像素的尺寸是27μm×29μm,该芯片具有低功耗、高空间分辨率和高速读出等特点。ITS2将使ALICE探测器在测量极低横动量粒子时具备优异的探测效率和碰撞参数分辨率,同时也使ALICE探测器适应于LHC高束流亮度环境。目前ITS2的探测器模块量产和测试已于2019年完成,并在欧洲核子中心(CERN)洁净室完成了7层桶面的组装与安装,于2020年完成试运行测试。2021年1月启动ITS2在ALICE探测器中的安装与试运行工作,计划于2021年5月底完成ITS2的安装与测试。本工作将对ALICE/ITS2的探测器结构、ALPIDE芯片和升级进展等方面进行介绍。 展开更多
关键词 LHC ALICE 内径迹系统探测器 单片有源像素传感器 试运行
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部