期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
一种基于并行计算的快速FFT IP核设计 被引量:6
1
作者 李仕专 李维涛 +1 位作者 姜全贤 符天 《计算机与数字工程》 2010年第4期139-141,共3页
介绍了使用二维RAM和128个蝶形运算模块并行处理实现高速FFT(快速傅立叶变换)算法的突破性技术。该处理器可以支持最大32K的点复数FFT变换(实部和虚部各16位),转换时间为70μs,技术指标居国际先进水平。
关键词 快速傅里叶变换 二维RAM 蝶形运算 并行处理
下载PDF
数字音频解码器软硬件协同设计 被引量:3
2
作者 李维涛 陈修焕 +1 位作者 何新江 李仕专 《现代计算机》 2010年第6X期54-56,59,共4页
介绍语音解码器的设计方案并分析基于SoC方案的设计优势,目的在于降低音频解码器的成本和功耗,使用软硬件协同的设计方法,充分考虑硬件的重用性,设计相应的协处理单元,在天一集成SoC平台上测试结果正确有效。
关键词 音频解码器 协处理单元 SOC
下载PDF
基于矩阵乘法器的MP3解码优化设计 被引量:3
3
作者 李仕专 李维涛 +1 位作者 符天 孟宪军 《现代电子技术》 2010年第22期9-11,共3页
介绍了MP3解码器的工作原理,分析了各个解码环节的计算量和消耗时间。将MP3解码过程中耗时最多的子带综合滤波环节使用矩阵乘法器单元做了优化和改进,提出一种可大幅度提高MP3实时解码效率的软硬件协同设计方法,并在SoC仿真平台上得到... 介绍了MP3解码器的工作原理,分析了各个解码环节的计算量和消耗时间。将MP3解码过程中耗时最多的子带综合滤波环节使用矩阵乘法器单元做了优化和改进,提出一种可大幅度提高MP3实时解码效率的软硬件协同设计方法,并在SoC仿真平台上得到实时验证,达到了较好的优化效果。由于SoC的设计方法比较灵活,可以根据实际需要设计硬件模块,所以该设计具有方便、灵活和可靠性高等特点,是工程实用价值较高的解码器。 展开更多
关键词 MP3 解码器 子带综合滤波 矩阵乘法器 SOC
下载PDF
嵌入式微控制器原理与应用课程教学研究 被引量:1
4
作者 艾云峰 杨栋毅 《计算机教育》 2013年第2期74-78,共5页
针对中科院研究生院嵌入式系统方向工程硕士生源广、本科专业差异大、注重工程实践能力培养等特点,在嵌入式微控制器原理和应用课程教学中,提出差异化教学目标,并采用理论教学与实践教学相结合的教学模式,课堂设计性实验、综合实验和工... 针对中科院研究生院嵌入式系统方向工程硕士生源广、本科专业差异大、注重工程实践能力培养等特点,在嵌入式微控制器原理和应用课程教学中,提出差异化教学目标,并采用理论教学与实践教学相结合的教学模式,课堂设计性实验、综合实验和工程项目设计相结合的多层次实践教学方式,以及分段考核和最终考核结合的课程考核方式。 展开更多
关键词 嵌入式系统 嵌入式微控制器 理论教学 实践教学 教学模式
下载PDF
数字语音解码器的低功耗设计策略
5
作者 李仕专 杨栋毅 +1 位作者 李维涛 符天 《电子设计工程》 2010年第7期143-144,147,共3页
主要从系统级、算法级、结构级等多个层面综合考虑减少数字语音解码器的功耗。系统级使用双向不交叠时钟技术,在提高耗时长的模块运算频率的同时消除了电路的竞争与冒险;算法级主要使用汇编语言重写和优化原代码,既可以压缩源代码,更能... 主要从系统级、算法级、结构级等多个层面综合考虑减少数字语音解码器的功耗。系统级使用双向不交叠时钟技术,在提高耗时长的模块运算频率的同时消除了电路的竞争与冒险;算法级主要使用汇编语言重写和优化原代码,既可以压缩源代码,更能充分挖掘硬件的运算潜力;在结构级,主要利用并行技术,增加协处理器进行并行计算,有效提高运算速度。另外在布局布线时使用全定制集成电路设计技术手工布线,大为减少解码器的芯片面积。 展开更多
关键词 语音解码 低功耗设计 并行技术 全定制集成电路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部