-
题名超声相控阵控制、采集与全并行处理系统设计
被引量:5
- 1
-
-
作者
孔超
冀映辉
蔡炜
谢时根
师芳芳
陈铭
蔡慧智
-
机构
中国科学院声学研究所
北京中科海讯电子科技有限公司
-
出处
《应用声学》
CSCD
北大核心
2011年第2期105-111,共7页
-
基金
国家高技术研究发展计划(863计划)项目(2008AA042402)
国家自然科学基金项目(10704081)资助
-
文摘
针对超声相控阵检测系统工作环境较为恶劣、延时发射电路复杂、多路信号的采集难以单板实现以及多路信号处理实时性差等问题,提出了一种基于CPCI总线和FPGA的超声相控阵控制、采集与全并行处理系统的设计。本设计采用CPCI总线架构,可以在高尘、高冲击负荷等恶劣环境下工作,采用带高速串行LVDS接口的ADS445与XC5VSX95T相组合的方式来实现单板16路信号的高速信号采集和全并行处理,采用XC5VSX95T中的高速计数器来实现2ns的高精度延时发射,还提供了功能强大的主控软件便于用户操作。分析结果表明,多路AD+FPGA的硬件结构特别适合相控阵系统。实测结果表明,本系统可以较好地对钢管的缺陷进行实时检测和A扫与B扫成像。
-
关键词
CPCI总线
FPGA
超声相控阵
AD
并行信号处理
-
Keywords
CPCI bus
FPGA
Phased array ultrasonic system
AD
Parallel signal processing
-
分类号
TP338.6
[自动化与计算机技术—计算机系统结构]
-
-
题名CPCI系统中PCI总线接口技术研究
被引量:4
- 2
-
-
作者
孔超
谢时根
刘垚
吴长瑞
李加蕾
蔡慧智
-
机构
中科院声学研究所
北京中科海讯电子科技有限公司
天津赛乐新创通信技术有限公司
-
出处
《微计算机应用》
2010年第10期50-56,共7页
-
文摘
为构建一个紧凑、灵活的CPCI系统,在IP核的基础上,采用FPGA来实现PCI总线接口电路。为克服PCI核突发传送过程中存在的问题,提出了一种基于双口RAM的带备份功能的同步FIFO和主设备突发传送模块的设计。在驱动开发的基础上,对该接口电路和PLX公司生产的PLX9056的PCI总线的实测性能进行了比较。比较结果表明,基于IP核的PCI接口电路总体性能优于PLX9056。
-
关键词
CPCI系统
PCI总线
IP核
驱动开发
-
Keywords
CPCI system
PCI bus
IP core
driver development
-
分类号
TP273
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名一种实现RapidIO用户态通信接口的改进方法
被引量:3
- 3
-
-
作者
冀映辉
王长清
张建东
蔡惠智
-
机构
中国科学院声学研究所
北京中科海讯电子科技有限公司
-
出处
《计算机工程与应用》
CSCD
北大核心
2011年第5期73-76,共4页
-
文摘
提出了基于TIPC透明进程间通信协议实现RapidIO用户态通信接口的新方法。通过分析RapidIO消息传递模式的特点和TIPC底层发送-接收数据的实现机制,将发送端和接收端传输数据的内存拷贝次数均减少为一次,从而有效地提高了RapidIO通信接口的数据吞吐量,降低了通信延迟。介绍的实现方法有较强的工程应用价值。
-
关键词
RapidIO高性能互联协议
消息传递
数字信号处理平台
TIPC透明进程间通信协议
通信接口
-
Keywords
RapidIO high performance interconnect protocol
message passing interface
digital signal processing systems
Transparent Inter Process Communication
communication interface
-
分类号
TP393
[自动化与计算机技术—计算机应用技术]
-
-
题名Rapidio网络路由分配策略的优化和改进
被引量:3
- 4
-
-
作者
蔡炜
张建东
蔡惠智
-
机构
中国科学院声学研究所
北京中科海讯电子科技有限公司
-
出处
《计算机工程与应用》
CSCD
北大核心
2011年第14期87-90,98,共5页
-
文摘
针对Rapidio网络路由分配优化策略的缺失,提出一种基于遗传算法的路由优化策略,通过简化的基因编码和估价函数,该算法有效提高了Rapidio网络的延时和网络拥塞等QoS性能指标,算法具有较强的工程实用价值。
-
关键词
Rapidio网络
遗传算法
适度函数
服务质量
-
Keywords
Rapidio network
Genetic Algorithm
fitness function
Quality of Service (QoS)
-
分类号
TP393
[自动化与计算机技术—计算机应用技术]
-
-
题名Rapidio网络QoS多目标优化
被引量:3
- 5
-
-
作者
蔡炜
张建东
蔡惠智
-
机构
中国科学院声学研究所
北京中科海讯电子科技有限公司
-
出处
《计算机应用》
CSCD
北大核心
2010年第A12期3172-3175,共4页
-
文摘
针对现有Rapidio网络路由管理策略的缺点,提出了一种基于改进的遗传算法的优化策略。通过改进的路由分配策略以及对传统遗传算法编码、交叉和变异等方面的改进,明显提高了Rapidio网络服务质量(QoS)诸项指标;同时相对于传统遗传算法,改进的遗传算法拥有更快的收敛速度。该算法适用于基于Rapidio网络的嵌入式应用,具有较强的工程实用价值。
-
关键词
Rapidio网络
遗传算法
服务质量
适度函数
算法编码
-
Keywords
Rapidio network
Genetic Algorithm(GA)
Quality of Service(QoS)
fitness function
algorithm coding
-
分类号
TP368.12
[自动化与计算机技术—计算机系统结构]
-
-
题名基于RapidIO技术的网络交换板卡的设计与实现
被引量:2
- 6
-
-
作者
王维
刘垚
孔超
蔡惠智
-
机构
中国科学院声学研究所
北京中科海讯电子科技有限公司
-
出处
《应用声学》
CSCD
北大核心
2012年第3期229-234,共6页
-
文摘
为了满足新的信号处理平台使用RapidIO技术来进行重构的要求,实现DSP芯片在信号处理板之间和机箱之间的动态连接配置,提出了一种基于RapidIO的网络交换板卡的设计和实现方式。板卡使用TSI578交换芯片构成RapidIO交换机,来实现信号处理板和网络交换板之间的RapidIO数据包路由交换;使用千兆以太网和光纤来实现机箱间的互连;使用FPGA芯片来实现RapidIO和千兆以太网、光纤数据之间的协议转换。应用结果表明,利用该网络交换板能够很好的实现DSP芯片在板卡间与机箱间的互连重构。
-
关键词
串行RAPIDIO
交换机
千兆以太网
光纤
-
Keywords
Serial RapidlO, Switchboard, Gigabit ethemet, Fiber optic
-
分类号
TP311.5
[自动化与计算机技术—计算机软件与理论]
O427
[自动化与计算机技术—计算机科学与技术]
-
-
题名利用RapidIO技术搭建的可重构信号处理平台
被引量:2
- 7
-
-
作者
刘垚
孔超
谢时根
蔡惠智
-
机构
中国科学院声学研究所
北京中科海讯电子科技有限公司
-
出处
《电子技术应用》
北大核心
2010年第4期36-39,共4页
-
文摘
军事领域常选择ADI公司的TS201芯片用于信号处理平台,但由于其采用基于电路交换的LINK口进行连接,难以实现军方对电子系统设计提出的可重构性的需求。FPGA可以用来实现接口转换功能,如果利用FPGA将基于电路交换的LINK口转换成基于包交换的其他形式的接口,就能在不改变硬件连接的基础上,实现DSP系统的重构。本文介绍了一种基于串行RapidIO技术的可重构的信号处理平台,并对其中核心的FPGA的逻辑设计进行了讨论。
-
关键词
串行RapidlO
LINK口
可重构
信号处理机
DSP网络拓扑
-
Keywords
serial RapidlO
LINK port
reeonfigurable
signal processing system
DSP network topology
-
分类号
TP271.82
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名一种高速多通道A/D幅相一致性修正的实现方法
被引量:2
- 8
-
-
作者
冀映辉
蔡炜
陈铭
-
机构
中国科学院声学研究所
北京中科海讯电子科技有限公司
-
出处
《微计算机应用》
2011年第6期66-70,共5页
-
文摘
相控阵雷达系统中多个A/D通道之间幅度、相位特性存在的不可避免的差异,降低了后续雷达数字信号处理使用数据源的精确度,从而影响了雷达系统的分辨率。针对这一问题,作者提出了一种自适应修正多A/D通道之间幅相不一致性的方法。实验证明该方法实现简单、修正结果较好、有较强的工程应用价值。
-
关键词
相控阵雷达
多通道A/D
幅相不一致性修正
数字下变频
-
Keywords
phased array radar system
multiple A/D channels
difference amplitude and phase characteristics revise
DDC
-
分类号
TN957.51
[电子电信—信号与信息处理]
-
-
题名FPGA中QDRII+SRAM FIFO接口设计
被引量:1
- 9
-
-
作者
吴长瑞
谢时根
-
机构
中国科学院声学研究所
北京中科海讯电子科技有限公司
-
出处
《测控技术》
CSCD
2015年第5期75-77,81,共4页
-
文摘
为了实现模块化设计,缩短FPGA的开发周期,提出了基于Xilinx Virtex-7 FPGA的QDRII+SRAM FIFO接口设计方案。借鉴标准FIFO的设计思想,结合QDRII+SRAM控制器的特点,设计基于QDRII+SRAM控制器的FIFO接口。通过原型机测试,验证了该接口不仅具有标准FIFO的功能,而且具有存储空间大等优势。
-
关键词
QDRII+SRAM
FIFO
FPGA
-
Keywords
QDRⅡ + SRAM
FIFO
FPGA
-
分类号
TP332.3
[自动化与计算机技术—计算机系统结构]
-