期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种含浮动端点的斯坦纳树的构造算法
被引量:
1
1
作者
黄林
赵文庆
唐璞山
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
1998年第6期559-565,共7页
在集成电路的自动布图技术中,在完成布局过程,即各模块(或子电路单元)的拓扑位置确定以后,布线需要完成各电路模块之间的连接.斯坦纳树(SteinerTree)的构造问题可以应用于总体布线;如果考虑已有单元或连线的障碍,...
在集成电路的自动布图技术中,在完成布局过程,即各模块(或子电路单元)的拓扑位置确定以后,布线需要完成各电路模块之间的连接.斯坦纳树(SteinerTree)的构造问题可以应用于总体布线;如果考虑已有单元或连线的障碍,它也可以应用于详细布线.根据已有的研究,构造斯坦纳树的问题,是一个NP完全问题[4].随着集成电路工艺的发展,人们越来越多地考虑多层布线的问题.本文从多层布线出发,利用在单元或模块内部已有的连线所提供的可用通孔集合作为布线资源,引入浮动端点的概念,提出了一种处理浮动端点的斯坦纳树构造算法AFLOST.该算法能先后生成含浮动端点的最小生成树和含浮动端点的斯坦纳树.根据给定的算法,文中给出了相应的图例来演示构造过程.
展开更多
关键词
VLSI
布图
多层布线
斯坦纳树
集成电路
下载PDF
职称材料
IC CAD软件的开发和维护
2
作者
何磊
张悦秋
+1 位作者
童家榕
唐璞山
《计算机辅助设计与图形学学报》
EI
CSCD
1994年第1期49-56,共8页
首先分析了集成电路计算机辅助设计(ICCAD)领域软件开发、集成和维护等软件活动的特点,在此基础上提出以基于复用的速成原型开发来支持ICCAD工具软件和框架软件的开发,以再工程的概念来统一软件剪辑与复用、原型优化、系...
首先分析了集成电路计算机辅助设计(ICCAD)领域软件开发、集成和维护等软件活动的特点,在此基础上提出以基于复用的速成原型开发来支持ICCAD工具软件和框架软件的开发,以再工程的概念来统一软件剪辑与复用、原型优化、系统集成、软件维护等从已有代码出发的工作,并且介绍了支持ICCAD软件的速成原型开发和再工程活动的ICCAD软件开发和维护环境。
展开更多
关键词
集成电路
软件开发
维修
CAD
下载PDF
职称材料
基于ATPG的最大功耗估算改进算法
3
作者
李斐
赵文庆
唐璞山
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2000年第7期538-543,共6页
在大规模集成电路芯片的可靠性分析和性能评估中 ,功耗估算起着重要的作用 .文中提出基于 ATPG的最大功耗估算改进算法 ,通过对电路充放电节点分配信号翻转 ,使电路工作时的动态功耗最大化 ;研究了路径搜索空间与功耗估值的关系 ,减少...
在大规模集成电路芯片的可靠性分析和性能评估中 ,功耗估算起着重要的作用 .文中提出基于 ATPG的最大功耗估算改进算法 ,通过对电路充放电节点分配信号翻转 ,使电路工作时的动态功耗最大化 ;研究了路径搜索空间与功耗估值的关系 ,减少了路径搜索的开销 ,加快了估算时间 ;
展开更多
关键词
VLSI
时序电路
最大功耗估算改进算法
ATPG
下载PDF
职称材料
题名
一种含浮动端点的斯坦纳树的构造算法
被引量:
1
1
作者
黄林
赵文庆
唐璞山
机构
上海复旦大学
电子
工程系
cad
研究室
出处
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
1998年第6期559-565,共7页
基金
国家自然科学基金
国家重点科技(攻关)项目
浙江省自然科学基金
文摘
在集成电路的自动布图技术中,在完成布局过程,即各模块(或子电路单元)的拓扑位置确定以后,布线需要完成各电路模块之间的连接.斯坦纳树(SteinerTree)的构造问题可以应用于总体布线;如果考虑已有单元或连线的障碍,它也可以应用于详细布线.根据已有的研究,构造斯坦纳树的问题,是一个NP完全问题[4].随着集成电路工艺的发展,人们越来越多地考虑多层布线的问题.本文从多层布线出发,利用在单元或模块内部已有的连线所提供的可用通孔集合作为布线资源,引入浮动端点的概念,提出了一种处理浮动端点的斯坦纳树构造算法AFLOST.该算法能先后生成含浮动端点的最小生成树和含浮动端点的斯坦纳树.根据给定的算法,文中给出了相应的图例来演示构造过程.
关键词
VLSI
布图
多层布线
斯坦纳树
集成电路
Keywords
VLSI ,layout, multi layer, Steiner tree
分类号
TN470.5 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
IC CAD软件的开发和维护
2
作者
何磊
张悦秋
童家榕
唐璞山
机构
上海复旦大学
电子
工程系
cad
研究室
出处
《计算机辅助设计与图形学学报》
EI
CSCD
1994年第1期49-56,共8页
文摘
首先分析了集成电路计算机辅助设计(ICCAD)领域软件开发、集成和维护等软件活动的特点,在此基础上提出以基于复用的速成原型开发来支持ICCAD工具软件和框架软件的开发,以再工程的概念来统一软件剪辑与复用、原型优化、系统集成、软件维护等从已有代码出发的工作,并且介绍了支持ICCAD软件的速成原型开发和再工程活动的ICCAD软件开发和维护环境。
关键词
集成电路
软件开发
维修
CAD
Keywords
IC CAD, CASE, software engineering environment.
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
基于ATPG的最大功耗估算改进算法
3
作者
李斐
赵文庆
唐璞山
机构
上海复旦大学
电子
工程系
cad
研究室
出处
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2000年第7期538-543,共6页
基金
国家自然科学基金项目!( 696760 2 3 )
国家重点科技攻关项目!( 96-73 8-0 1-0 8-0 4)
高等学校博士学科点专项科研基金!( 960 2 461
文摘
在大规模集成电路芯片的可靠性分析和性能评估中 ,功耗估算起着重要的作用 .文中提出基于 ATPG的最大功耗估算改进算法 ,通过对电路充放电节点分配信号翻转 ,使电路工作时的动态功耗最大化 ;研究了路径搜索空间与功耗估值的关系 ,减少了路径搜索的开销 ,加快了估算时间 ;
关键词
VLSI
时序电路
最大功耗估算改进算法
ATPG
Keywords
VLSI, maximum power estimation, sequential circuit
分类号
TN470.2 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种含浮动端点的斯坦纳树的构造算法
黄林
赵文庆
唐璞山
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
1998
1
下载PDF
职称材料
2
IC CAD软件的开发和维护
何磊
张悦秋
童家榕
唐璞山
《计算机辅助设计与图形学学报》
EI
CSCD
1994
0
下载PDF
职称材料
3
基于ATPG的最大功耗估算改进算法
李斐
赵文庆
唐璞山
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2000
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部