随着核仪控系统的复杂性、集成度和数据量的不断增加,传统的控制器局域网络(Controller Area Network,CAN)或外围设备互连(Peripheral Component Interconnect,PCI)等数据总线在一定程度上已难以满足数据快速传输需求。本文基于美国Xil...随着核仪控系统的复杂性、集成度和数据量的不断增加,传统的控制器局域网络(Controller Area Network,CAN)或外围设备互连(Peripheral Component Interconnect,PCI)等数据总线在一定程度上已难以满足数据快速传输需求。本文基于美国Xilinx公司Zynq-7000型片上系统(System on Chip,SoC)设计和实现了基于用户数据报协议(User Datagram Protocol,UDP)的千兆以太网传输系统。首先,对UDP千兆以太网传输系统的实现方式进行了详细描述;然后,采用仿真工具ModelSim对系统方案可行性进行了仿真验证;最后,基于Xilinx的开发板ZC706对系统方案进行了具体实现和功能性能验证。验证结果表明:UDP传输速度最高可以达870 Mbps,能够满足绝大多数核仪控系统的实际传输需求。展开更多
传统的基于CPU、GPU和DSP的处理平台难以满足图像实时处理的要求,而FPGA在并行图像处理上有着独一无二的优势,在性能和成本之间提供更加灵活的选择。通过Xilinx最新的Vivado HLS工具,设计实现了可变参数的拉普拉斯算子图像滤波算法,并且...传统的基于CPU、GPU和DSP的处理平台难以满足图像实时处理的要求,而FPGA在并行图像处理上有着独一无二的优势,在性能和成本之间提供更加灵活的选择。通过Xilinx最新的Vivado HLS工具,设计实现了可变参数的拉普拉斯算子图像滤波算法,并且在ZYNQ-7000 So C上构建了可视化的实时嵌入式图像处理系统。实验结果表明,系统可以实现不同的图像处理算法,很好地满足了图像处理的实时性、高性能、低成本要求,对未来高性能图像处理系统的设计和实现提供了很好的借鉴。展开更多
由于AXI_DMA可以大数据量的批量处理,效率要远高于单地址的数据读存。本文基于Zynq AP So C平台的双核ARM Cortex-A9多核处理器的处理系统(Processing System,PS)以及可编程逻辑(Programmable Logic,PL)单元体系结构,使用zedboard开发...由于AXI_DMA可以大数据量的批量处理,效率要远高于单地址的数据读存。本文基于Zynq AP So C平台的双核ARM Cortex-A9多核处理器的处理系统(Processing System,PS)以及可编程逻辑(Programmable Logic,PL)单元体系结构,使用zedboard开发板PL端的的AXI DMA IP核资源,实现PL和PS高吞吐率的数据交互操作。编写linux下驱动调用xilinx提供的AXI DMA IP驱动程序,并移植qt镜像到zedboard开发板运行的嵌入式linux操作系统中,编写qt应用程序,实现AXI DMA接口对数据的传输并在qt应用程序中显示。通过测试发现使用AXI DMA IP核进行数据传输,减轻了CPU负担,有效的提高了数据的传输效率。展开更多
文摘随着核仪控系统的复杂性、集成度和数据量的不断增加,传统的控制器局域网络(Controller Area Network,CAN)或外围设备互连(Peripheral Component Interconnect,PCI)等数据总线在一定程度上已难以满足数据快速传输需求。本文基于美国Xilinx公司Zynq-7000型片上系统(System on Chip,SoC)设计和实现了基于用户数据报协议(User Datagram Protocol,UDP)的千兆以太网传输系统。首先,对UDP千兆以太网传输系统的实现方式进行了详细描述;然后,采用仿真工具ModelSim对系统方案可行性进行了仿真验证;最后,基于Xilinx的开发板ZC706对系统方案进行了具体实现和功能性能验证。验证结果表明:UDP传输速度最高可以达870 Mbps,能够满足绝大多数核仪控系统的实际传输需求。
文摘传统的基于CPU、GPU和DSP的处理平台难以满足图像实时处理的要求,而FPGA在并行图像处理上有着独一无二的优势,在性能和成本之间提供更加灵活的选择。通过Xilinx最新的Vivado HLS工具,设计实现了可变参数的拉普拉斯算子图像滤波算法,并且在ZYNQ-7000 So C上构建了可视化的实时嵌入式图像处理系统。实验结果表明,系统可以实现不同的图像处理算法,很好地满足了图像处理的实时性、高性能、低成本要求,对未来高性能图像处理系统的设计和实现提供了很好的借鉴。