期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于自参考源的高精度时间抖动测量 被引量:1
1
作者 徐鹏 刘元山 张建国 《光学精密工程》 EI CAS CSCD 北大核心 2020年第11期2429-2436,共8页
时间抖动是衡量光频梳、低相噪激光器、微波光子雷达等低噪系统性能的核心参数,其精确测量已成为一项重要工作。传统的直接探测法受限于微波振荡器的本地噪声或光电探测器的噪声,测量精度较低,在实际应用中无法实现对极低时间抖动参数... 时间抖动是衡量光频梳、低相噪激光器、微波光子雷达等低噪系统性能的核心参数,其精确测量已成为一项重要工作。传统的直接探测法受限于微波振荡器的本地噪声或光电探测器的噪声,测量精度较低,在实际应用中无法实现对极低时间抖动参数的高精度测量;光外差、光学互相关等光学测量方法存在着系统复杂的缺点,并且对参考源和被测源的要求较高。为了测量阿秒级别的时间抖动,本文研究了一种高精度、无参考源的时间抖动测量方法,该方法主要基于长光纤延迟线和光载波干涉技术实现对时间抖动的超高精度测量,在满足较高测量精度的前提下无需两个相似待测源,极大降低了测量系统的复杂程度。然后,优化了测量系统结构,解释了光纤延迟线体系中伪像峰机理,并提出了二次差频梳齿模型。系统仿真测得100 MHz重频激光器在其100次谐波点10 GHz处、频偏10 MHz时的噪声基底为3.29×10-13 fs2/Hz(等同于-211 dBc/Hz),从10 kHz到10 MHz总的均方根时间抖动为535 as。实验结果表明,此方法在超低时间抖动测量方面具有明显优势,作为一种便捷、高效的时间抖动测量方法,可以应用于被动锁模激光器、光频梳、超连续谱等不同待测源。 展开更多
关键词 时间抖动 锁模激光器 光纤 光外差 频域分析
下载PDF
汽车低压零部件瞬态时域波形分析与研究
2
作者 李晓光 侯帅 +2 位作者 韩烨 冯煊 高建龙 《中国汽车》 2021年第3期46-50,共5页
电动汽车的低压系统,既包含低压供电的低压部件系统,也包括高压部件的控制部分,因此低压系统的稳定性尤为重要。低压部件在进行各类状态切换过程中会伴随产生一些特殊的瞬态脉冲,除了对自身工作造成影响,还有可能干扰到连接这一供电系... 电动汽车的低压系统,既包含低压供电的低压部件系统,也包括高压部件的控制部分,因此低压系统的稳定性尤为重要。低压部件在进行各类状态切换过程中会伴随产生一些特殊的瞬态脉冲,除了对自身工作造成影响,还有可能干扰到连接这一供电系统的其他部件,甚至造成个别器件的损坏。本文结合工作中遇到的大量典型瞬态脉冲,对它们产生的原理和条件逐一进行了归纳和分析,对于车企和零部件厂家的研发和设计有一定的指导意义。 展开更多
关键词 低压零部件 ISO 7637-2 瞬态脉冲 时域分析
原文传递
A low-noise PLL design achieved by optimizing the loop bandwidth
3
作者 白创 赵振宇 张民选 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第8期156-159,共4页
This paper describes a low-noise phase-locked loop (PLL) design method to achieve minimum jitter. Based on the phase noise properties extracted from the transistor, and the low-pass or high-pass transfer characteris... This paper describes a low-noise phase-locked loop (PLL) design method to achieve minimum jitter. Based on the phase noise properties extracted from the transistor, and the low-pass or high-pass transfer characteristics of different noise sources to the output, an optimal loop bandwidth design method, derived from a continuous-time PLL model, further improves the jitter characteristics of the PLL. The described method not only finds the optimal loop-bandwidth to minimize the overall PLL jitter, but also achieves optimal loop-bandwidth by changing the value of the resistor or charge pump current. In addition, a phase-domain behavioral model in ADS is presented for accurately predicting improved jitter performance of a PLL at system level. A prototype PLL designed in a 0.18 μm CMOS technology is used to investigate the accuracy of the theoretical predictions. The simulation shows significant performance improvement by using the proposed method. The simulated RMS and peak-to-peak jitter of the PLL at the optimal loop-bandwidth are 10.262 ps and 46.851 ps, respectively. 展开更多
关键词 continuous-time domain analysis optimal loop bandwidth phase-domain behavioral model timing jitter
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部