-
题名基于DDS技术的波形发生器ROM压缩优化算法
被引量:7
- 1
-
-
作者
王俊浩
张小玲
谢雪松
王万斌
-
机构
北京工业大学微电子可靠性研究室
-
出处
《电子测量技术》
北大核心
2022年第7期82-87,共6页
-
文摘
针对DDS芯片因存储空间开销大导致功耗增加,可靠性降低的问题,设计了一种对直接数字频率合成(DDS)波形发生器在现场可编程门阵列(FPGA)上的ROM存储空间压缩优化算法。在不改变波形精度的前提下,通过存储幅度序列的相对增量来减少波形数据位宽的方式对ROM进行压缩,再利用幅度累加器就可以还原出真实的幅度序列。在Quartus Ⅱ 13.0开发环境下搭建工程,并在FPGA开发板上测试通过。经过测试,该DDS信号发生器可产生5种不同的波形,共占据存储空间9 240 bit。结果表明,这种DDS优化算法比传统DDS波形发生器节省资源96%以上,能够减少系统功耗,提高系统运行速度。
-
关键词
直接数字频率合成
现场可编程门阵列
存储空间压缩
-
Keywords
direct digital frequency synthesis
field programmable gate array
storage space compression
-
分类号
TN06
[电子电信—物理电子学]
-
-
题名基于正弦数据压缩算法的DDS研究及FPGA实现
- 2
-
-
作者
闵令辉
曹晓东
程凯
王哲
-
机构
聊城大学山东省光通信科学与技术重点实验室
中国科学院大学高速电路与神经网络实验室
中国科院半导体研究所
-
出处
《计算机测量与控制》
2023年第2期269-276,283,共9页
-
文摘
针对直接数字频率合成器(DDS)芯片因存储空间开销大导致功耗增加,可靠性降低的问题,设计了一种将改进sunderland算法与QE-ROM技术相结合的一种用于直接数字频率合成器(DDS)的紧凑型16位精度正弦查找表(ROM);对所设计的正弦查表算法进行了系统级仿真与硬件描述语言(Verilog HDL)实现,并最终在FPGA上进行了整体算法功能与性能的验证;基于AD5360芯片制作了一款多通道16位输出数模转换器(DAC),并搭载降压稳压芯片LM317和LM337实现了一款可以将220 V工频转换为DAC所需的±9 V和3.75 V的供电电源;测试结果显示,设计的正弦查找表算法在达到16位精度的同时,只占据8576 bit的存储空间;所使用的正弦数据优化算法相比较传统的DDS正弦波形发生器资源节省99.2%,实现了122:1的压缩比,有效降低了DDS的芯片面积和功耗。
-
关键词
直接数字频率合成器
存储空间压缩
Sunderland算法
QE-ROM算法
数模转换器
-
Keywords
DDS
storage space compression
sunderland algorithms
QE-ROM algorithm
DAC
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-