期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
DTRC:针对变频时钟功耗优化片上谐振网络 被引量:1
1
作者 贾柯 陈烨波 +2 位作者 王成 杨梁 王剑 《高技术通讯》 CAS 2023年第5期447-458,共12页
针对片上谐振时钟网络在变频环境下功耗优化能力减弱问题,提出了一种基于可调数字延时控制单元的谐振时钟网络结构———关断调节式谐振时钟电路(DTRC),该结构可有效改善谐振电路在变频环境下的整体功耗优化情况。产生这一问题的根本原... 针对片上谐振时钟网络在变频环境下功耗优化能力减弱问题,提出了一种基于可调数字延时控制单元的谐振时钟网络结构———关断调节式谐振时钟电路(DTRC),该结构可有效改善谐振电路在变频环境下的整体功耗优化情况。产生这一问题的根本原因是在系统电感和电容值确定后,电路本征谐振频率固定,对于传统结构,当时钟工作频率偏移谐振频率,谐振电路功耗优化能力减弱,甚至恶化。本文在12 nm Fin-FET工艺下实现完整时钟分布网络(CDN),后仿结果表明,通过调整谐振电路驱动单元关断时间,在时钟1~5 GHz频率范围内,相比传统无谐振电路实现18%~46%功耗优化,相比已有谐振时钟电路实现13%~54%功耗优化。 展开更多
关键词 谐振时钟 低功耗电路 动态频率调整(DFS) MESH 时钟分布网络(CDN)
下载PDF
MRC:谐振时钟数字集成全局功耗优化方法
2
作者 贾柯 杨梁 王剑 《高技术通讯》 CAS 2023年第11期1146-1159,共14页
本研究针对谐振时钟网络在集成电路设计中的数字化实现,提出了一种全局时钟功耗优化(MRC)方法,简化了谐振时钟网络在数字化设计中的集成过程。当前,依赖传统仿真工具构建谐振网络的仿真周期较长,且现有谐振电路模型无法满足快速设计与... 本研究针对谐振时钟网络在集成电路设计中的数字化实现,提出了一种全局时钟功耗优化(MRC)方法,简化了谐振时钟网络在数字化设计中的集成过程。当前,依赖传统仿真工具构建谐振网络的仿真周期较长,且现有谐振电路模型无法满足快速设计与数字化建库要求。本文根据谐振电路三段式电路状态提出一种折线化模型降阶方法,可快速实现对当前各类谐振电路波形的准确刻画;本文同时基于此模型给出全局功耗优化目标函数,为电路选型提供指导。与12 nm Fin-FET工艺下实际电路的Spice后仿结果进行比较,本文模型精确度在90%以上,可以准确模拟实际功耗变化趋势,基于Matlab实现的优化方案相比Spice仿真提速10^(5)倍。 展开更多
关键词 谐振时钟 低功耗设计 功耗模型 设计方法学 大规模集成电路时钟设计
下载PDF
Hierarchical distribution network for low skew and high variation-tolerant bufferless resonant clocking
3
作者 徐毅 陈书明 刘祥远 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第9期140-146,共7页
We propose a hierarchical interconnection network with two-phase bufferless resonant clock distribution, which mixes the advantages of mesh and tree architectures.The problems of skew reduction and variation-tolerance... We propose a hierarchical interconnection network with two-phase bufferless resonant clock distribution, which mixes the advantages of mesh and tree architectures.The problems of skew reduction and variation-tolerance in the mixed interconnection network are studied through a pipelined multiplier under a TSMC 65 nm standard CMOS process.The post-simulation results show that the hierarchical architecture reduces more than 75% and 65%of clock skew compared with pure mesh and pure H-tree networks,respectively.The maximum skew in the proposed clock distribution is less than 7 ps under imbalanced loading and PVT variations,which is no more than 1%of the clock cycle of about 760 ps. 展开更多
关键词 resonant clock clock distribution network clock skew PVT variation
原文传递
共振式光学扫描头实现线性扫描 被引量:1
4
作者 杨少辰 张运刚 DavidG.Tweed 《激光与红外》 CAS CSCD 北大核心 1997年第4期235-238,共4页
文中讨论了共振式光学扫描头的特性,和利用共振扫描头实现线性扫描的原理。讨论了几种光学共振扫描线性化方案,同时比较了每一种线性化手段的特点,以及共振式光学扫描头在成像系统和印刷系统中的应用。
关键词 共振式 光学扫描 线性扫描 扫描仪 扫描头
下载PDF
一种低功耗低偏斜的无缓冲谐振时钟分布网络设计 被引量:2
5
作者 徐毅 陈书明 刘祥远 《计算机工程与科学》 CSCD 北大核心 2013年第5期9-14,共6页
作为下一代时钟分布技术的有力竞争者,谐振时钟机制具有低功耗、低偏斜的显著优势,但设计方法的缺乏导致该技术在同步数字系统中的应用受到严重制约。为解决这一问题,提出了一种面向无缓冲谐振时钟分布技术的物理设计方法,能够结合现有... 作为下一代时钟分布技术的有力竞争者,谐振时钟机制具有低功耗、低偏斜的显著优势,但设计方法的缺乏导致该技术在同步数字系统中的应用受到严重制约。为解决这一问题,提出了一种面向无缓冲谐振时钟分布技术的物理设计方法,能够结合现有设计流程,有效实现谐振时钟网络设计。该方法基于SPICE分析并优化与谐振时钟网络相关的设计参数,保证整个物理设计快速收敛于目标频率。通过一块乘法器电路验证了该设计方法,带有寄生参数网表的SPICE结果显示,与采用树型和网格型时钟分布网络的同步电路相比,基于无缓冲谐振时钟网络的同步电路时钟系统功耗降低最高可达64%,总功耗降低16%以上。此外,无缓冲时钟网络的时钟偏斜小于时钟周期的2%。 展开更多
关键词 时钟分布网络 谐振时钟 设计方法学 低功耗
下载PDF
一种低功耗的混合谐振时钟分布机制 被引量:1
6
作者 徐毅 陈书明 《微电子学与计算机》 CSCD 北大核心 2010年第10期87-90,95,共5页
提出了一种低功耗的混合谐振时钟分布机制,通过改进的旋转行波振荡器产生和分布方波形全局时钟信号,采用基于片上变压器的谐振电路产生局部谐振时钟信号.在SMIC0.13μm CMOS工艺下,对目标频率为1.91GHz的混合时钟网络进行了设计和仿真,... 提出了一种低功耗的混合谐振时钟分布机制,通过改进的旋转行波振荡器产生和分布方波形全局时钟信号,采用基于片上变压器的谐振电路产生局部谐振时钟信号.在SMIC0.13μm CMOS工艺下,对目标频率为1.91GHz的混合时钟网络进行了设计和仿真,能够显著降低时钟系统功耗. 展开更多
关键词 谐振时钟 时钟分布网络 旋转行波振荡器 片上变压器
下载PDF
新型小铷钟微波腔谐振特性的研究 被引量:2
7
作者 曹斌照 李晓晓 崔敬忠 《波谱学杂志》 CAS CSCD 北大核心 2012年第1期93-100,共8页
采用模匹配法对一种陶瓷介质填充的圆柱谐振腔TE011、TE111模的谐振特性进行了理论分析和软件仿真.计算了该种谐振腔的谐振频率,并与其他理论方法得到的仿真结果进行了比较,验证了理论方法的正确性.在此基础上,分析了陶瓷介质尺寸对谐... 采用模匹配法对一种陶瓷介质填充的圆柱谐振腔TE011、TE111模的谐振特性进行了理论分析和软件仿真.计算了该种谐振腔的谐振频率,并与其他理论方法得到的仿真结果进行了比较,验证了理论方法的正确性.在此基础上,分析了陶瓷介质尺寸对谐振频率的影响.与目前铷钟广泛使用的微波腔相比,该种谐振腔腔体的体积在很大程度上得到减小,这对于铷原子钟小型化的实现具有重要的作用. 展开更多
关键词 新型小铷钟 圆柱形谐振腔 模匹配法 谐振特性
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部