期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
分布式高性能自组网节点技术研究 被引量:1
1
作者 于哲 周舜民 +4 位作者 王彬 孙艺铭 陈方 赵子龙 李贝贝 《现代电子技术》 北大核心 2024年第5期1-7,共7页
针对当前主流Mesh自组网技术节点传输带宽不足百兆,级跳数小于10的问题,提出采用多处理器构建实现分布式多跳、高带宽低时延的无线跳频的高性能自组网节点,对节点自动化组网连接、多信道选择避让、漫游切换及低时延高带宽网络多跳实现... 针对当前主流Mesh自组网技术节点传输带宽不足百兆,级跳数小于10的问题,提出采用多处理器构建实现分布式多跳、高带宽低时延的无线跳频的高性能自组网节点,对节点自动化组网连接、多信道选择避让、漫游切换及低时延高带宽网络多跳实现等关键技术进行研究实现。由测试结果分析可知,在20级跳内,文中节点组网带宽损失在30%以内且带宽保持在200 Mb/s以上,时延控制在100 ms内,可以满足现实应急场景下多终端智能硬件实时进行图像、视频等大数据量信息交互对高带宽低时延网络通信的需求。 展开更多
关键词 多处理器 自组网连接 多级跳 高带宽 低时延 信息交互
下载PDF
原始方程模式多处理器的并行计算方案设计及试验 被引量:1
2
作者 矫梅燕 李国杰 林洪 《大气科学》 CSCD 北大核心 1995年第5期623-630,共8页
本文介绍并行处理器(Transputer芯片)的性能和特点,及其对微机功能扩充上的应用。结合气象问题,设计了五层原始方程数值预报模式的并行计算方案。经过试验,计算速度明显提高,结果正确可靠,从而为省级气象部门的数值预... 本文介绍并行处理器(Transputer芯片)的性能和特点,及其对微机功能扩充上的应用。结合气象问题,设计了五层原始方程数值预报模式的并行计算方案。经过试验,计算速度明显提高,结果正确可靠,从而为省级气象部门的数值预报业务化及科学研究提供了一条有效途径。 展开更多
关键词 并行处理器 并行计算 数值预报模式 天气预报
下载PDF
一种多处理器系统电路设计综合仿真方法
3
作者 樊世杰 杨陈 +1 位作者 范红旗 付强 《系统仿真学报》 CAS CSCD 北大核心 2010年第11期2635-2638,共4页
IC技术发展及其制造工艺的进步大幅提升了处理器的性能,但同时也给多处理器系统电路设计引入了诸如信号完整性、功耗与散热、电磁兼容性(EMC)等问题。针对这一问题,提出了一种电、热、力多学科综合仿真方法;并通过雷达信号处理机的设计... IC技术发展及其制造工艺的进步大幅提升了处理器的性能,但同时也给多处理器系统电路设计引入了诸如信号完整性、功耗与散热、电磁兼容性(EMC)等问题。针对这一问题,提出了一种电、热、力多学科综合仿真方法;并通过雷达信号处理机的设计实例,详细描述了功耗、信号完整性、热、EMC等仿真环节,为多处理器的系统电路设计与仿真提供了重要参考。实践表明,通过电路设计不同阶段中多种EDA仿真工具的综合运用,该方法可显著改善系统电路性能并提高设计的成功率。 展开更多
关键词 多处理器 电路设计 综合仿真 EDA
下载PDF
S5系列多处理器PLC网络通信技术研究 被引量:4
4
作者 杨清宇 施仁 《自动化仪表》 CAS 北大核心 2002年第8期16-18,共3页
以西门子多处理器S5 - 135U/ 15 5UPLC为例 ,分析了多处理器PLC通过Profibus-FMS现场总线的网络通信技术 ,同时对多处理器PLC的工作原理以及多处理器PLC和通信处理器的数据交换原理进行了分析。并指出 ,正因为多处理器PLC有其独特的软... 以西门子多处理器S5 - 135U/ 15 5UPLC为例 ,分析了多处理器PLC通过Profibus-FMS现场总线的网络通信技术 ,同时对多处理器PLC的工作原理以及多处理器PLC和通信处理器的数据交换原理进行了分析。并指出 ,正因为多处理器PLC有其独特的软硬件设计 ,导致了工作原理和数据交换的复杂性 。 展开更多
关键词 网络通信 数据通信 多处理器 PLC 通信处理器
下载PDF
用多种群并行自适应遗传算法求解多机多阶段Flowshop提前/拖期调度问题 被引量:1
5
作者 路飞 田国会 《电工技术学报》 EI CSCD 北大核心 2005年第4期58-61,共4页
多机多阶段流水车间(Flowshop)提前/拖期调度问题的目标是使工件的提前/拖期惩罚成本最小,这是一个NP完全问题,很难用一般的方法解决。本文首先给出了问题的数学模型, 然后构造并采用多种群并行自适应遗传算法求解该问题。仿真结果表明... 多机多阶段流水车间(Flowshop)提前/拖期调度问题的目标是使工件的提前/拖期惩罚成本最小,这是一个NP完全问题,很难用一般的方法解决。本文首先给出了问题的数学模型, 然后构造并采用多种群并行自适应遗传算法求解该问题。仿真结果表明此算法不仅具有较强的全局收敛性,而且有更快的寻优速度,是求解复杂调度问题的有效算法。 展开更多
关键词 多机多阶段Flowshop调度 提前/拖期 多种群并行 自适应遗传算法
下载PDF
一种面向任务优化的多核心星务管理系统设计 被引量:3
6
作者 兰盛昌 王松 徐国栋 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2012年第3期23-28,共6页
为进一步提升小卫星的数据处理能力,对星载电子系统进行了优化设计.在现有可重构星务管理系统的基础上,提出一种多核心处理器星务管理系统设计方法.结合多核心处理器特点,按照硬件资源以及任务模式对星务管理系统的传统任务划分方法进... 为进一步提升小卫星的数据处理能力,对星载电子系统进行了优化设计.在现有可重构星务管理系统的基础上,提出一种多核心处理器星务管理系统设计方法.结合多核心处理器特点,按照硬件资源以及任务模式对星务管理系统的传统任务划分方法进行优化,将单一处理器任务集中处理的模式分解为主、协处理器双核任务处理模式.与哈尔滨工业大学试验卫星三号星载计算机的功能对比表明,多核心可重构星务管理系统在运算速度、控制计算精度方面优于传统的星务管理系统处理方式,有能力替代现有的星载计算机成为未来微型航天器的核心. 展开更多
关键词 星载计算机 星务管理 多核心 FPGA
下载PDF
多并行处理器接收机设计与实现 被引量:1
7
作者 江开超 郝莉 《现代电子技术》 2009年第11期90-93,共4页
为满足对卫星信号处理越来越快的速度及通用性的要求,设计并实现了一款高性能的卫星接收机。该接收机的设计在原理上采用多并行处理器的思想,因卫星接收机的中频处理数据量大,实时性高。这样,对芯片的选型提出了很高的要求,通过比较选... 为满足对卫星信号处理越来越快的速度及通用性的要求,设计并实现了一款高性能的卫星接收机。该接收机的设计在原理上采用多并行处理器的思想,因卫星接收机的中频处理数据量大,实时性高。这样,对芯片的选型提出了很高的要求,通过比较选择了两片目前业界处理能力强的DSP芯片TMS320C6416T核心计算单元,并结合使用了两片功耗低,成本低和大容量的FPGA芯片EP3C120完成卫星接收机中的数据处理,从而使接收机的处理速度和处理能力大大提高,满足了处理高实时性和大数据量卫星信号的要求。 展开更多
关键词 DSP FPGA 多并行处理器 卫星接收机
下载PDF
片上非一致Cache体系结构研究 被引量:1
8
作者 贾小敏 黄彩霞 +2 位作者 张民选 孙彩霞 齐树波 《计算机工程与科学》 CSCD 北大核心 2009年第8期93-98,共6页
随着集成电路制造工艺的发展,片上集成大容量Cache成为微处理器的发展趋势。然而,互连线延迟所占比例越来越大,成为大容量Cache的性能瓶颈,因此需要新的Cache体系结构来克服这些问题。非一致Cache体系结构通过在Cache内部支持多级延迟... 随着集成电路制造工艺的发展,片上集成大容量Cache成为微处理器的发展趋势。然而,互连线延迟所占比例越来越大,成为大容量Cache的性能瓶颈,因此需要新的Cache体系结构来克服这些问题。非一致Cache体系结构通过在Cache内部支持多级延迟和数据块迁移来减少Cache的命中时间,提高性能,从而克服互连线延迟对大容量Cache的限制,已经成为微处理器片上存储结构的研究热点。本文回顾了非一致Cache体系结构模型的研究进展,特别是对片上多核处理器中的非一致Cache体系结构模型进行了详细介绍,比较了不同模型的贡献和不足。最后,对非一致Cache体系结构的发展进行了展望。 展开更多
关键词 非一致Cache结构 多级延迟 块迁移 片上多核
下载PDF
基于SHARC处理器的PGA算法实现 被引量:1
9
作者 赵春光 关振红 陈加清 《电讯技术》 2008年第4期57-60,共4页
合成孔径雷达(SAR)实时处理技术的发展对相位梯度自聚焦(PGA)算法的工程实现提出了要求。基于以多片主流SHARC处理器为核心构成的硬件平台,针对PGA算法数据处理量大、计算复杂度高的特点,设计开发了并行处理的系统拓扑和程序流水结构及... 合成孔径雷达(SAR)实时处理技术的发展对相位梯度自聚焦(PGA)算法的工程实现提出了要求。基于以多片主流SHARC处理器为核心构成的硬件平台,针对PGA算法数据处理量大、计算复杂度高的特点,设计开发了并行处理的系统拓扑和程序流水结构及其软件程序。机载SAR实测数据的处理结果验证了该方案的有效性。 展开更多
关键词 合成孔径雷达 信号处理 自聚焦算法 相位梯度自綦焦 并行多处理器系统
下载PDF
基于复制分治策略的嵌入式MPSoC平台软件并行化
10
作者 李晶皎 陆振林 +2 位作者 李海鹏 王爱侠 王骄 《小型微型计算机系统》 CSCD 北大核心 2013年第7期1693-1698,共6页
针对嵌入式片上多处理器MPSoC(multiple processor system on chip)平台下任务并行化分配的问题,从理论上对任务调度进行了建模,针对模型中的任务间依赖问题,给出了层次任务图的分析模型;结合量化后函数的开销和OpenMP并行化思想,提出... 针对嵌入式片上多处理器MPSoC(multiple processor system on chip)平台下任务并行化分配的问题,从理论上对任务调度进行了建模,针对模型中的任务间依赖问题,给出了层次任务图的分析模型;结合量化后函数的开销和OpenMP并行化思想,提出了基于复制分治调度策略的并行方案;以例子滤波算法为例,对任务并行化进行验证,实验结果分析表明,本文提出的并行化方案,合理的对任务进行分配,改善了多处理器的负载平衡,降低了处理器间通讯开销,具有较大的加速比,满足嵌入式多核平台下任务并行化的需求. 展开更多
关键词 嵌入式片上多处理器 并行 任务图 复制分治
下载PDF
OFDM水声通信实时处理系统的多处理器并行
11
作者 阎振华 黄建国 《应用声学》 CSCD 北大核心 2008年第4期278-282,共5页
OFDM(正交频分复用)充分利用频带,具有较高的数据传输速率;ADSP-TS101是具有高速并行处理能力的高性能数学信号处理芯片。针对OFDM水声通信的实时处理要求,本文设计并研制了具有实时处理能力的水声通信系统。该系统包括由多片ADSP-TS10... OFDM(正交频分复用)充分利用频带,具有较高的数据传输速率;ADSP-TS101是具有高速并行处理能力的高性能数学信号处理芯片。针对OFDM水声通信的实时处理要求,本文设计并研制了具有实时处理能力的水声通信系统。该系统包括由多片ADSP-TS101构成的松/紧联合耦合的并行处理结构作为处理核心、无相位偏差的多通道同步采样模块和FPGA(现场可编程门阵列)逻辑控制模块。湖上实验结果表明该系统具有良好的稳定性和实时处理能力,满足工程设计要求。 展开更多
关键词 OFDM 多处理器 并行处理结构 FPGA 实时处理
下载PDF
面向嵌入式处理器的优化Montgomery模乘算法 被引量:1
12
作者 李杨 王劲林 +1 位作者 叶晓舟 曾学文 《西安交通大学学报》 EI CAS CSCD 北大核心 2017年第2期47-52,127,共7页
针对嵌入式系统中频繁的内存存取影响Montgomery模乘算法效率的问题,提出了一种优化的分离连续操作数缓存算法。该算法基于连续操作数缓存算法并进行优化,应用于计算多精度乘法和约减两部分,将整个计算分块使得每块内操作数只被加载一次... 针对嵌入式系统中频繁的内存存取影响Montgomery模乘算法效率的问题,提出了一种优化的分离连续操作数缓存算法。该算法基于连续操作数缓存算法并进行优化,应用于计算多精度乘法和约减两部分,将整个计算分块使得每块内操作数只被加载一次;为了不破坏操作数加载的连续性,在多精度乘法和约减之间采用分离集成的方式;通过动态地使用寄存器和有效的缓存操作数来减少嵌入式系统中算法使用内存存取操作的总量,实现提高模乘算法效率的目的。实验结果表明:在使用MIPS64架构的处理器上,当模数为1 024bit时,与应用广泛的粗粒度集成操作数扫描算法相比,该算法的效率提高了4.17%。在嵌入式系统中,可将该算法应用于公钥密码体系中的模乘运算,在提高模乘效率的同时提高公钥密码算法的运算效率。 展开更多
关键词 MONTGOMERY模乘 嵌入式系统 连续操作数缓存算法
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部