期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
欧几里德算法的RS译码研究及FPGA仿真 被引量:4
1
作者 张天瑜 《武汉理工大学学报》 CAS CSCD 北大核心 2010年第2期84-89,共6页
RS码在通信领域有着广泛的应用,其中最重要的是关键方程的求解。传统欧几里德算法是利用多项式长除法来求解关键方程,它需要多项式次数的判断,并且必须通过迭代运算才能求出商式和余式,造成硬件电路复杂,译码速度下降。通过矩阵论的相... RS码在通信领域有着广泛的应用,其中最重要的是关键方程的求解。传统欧几里德算法是利用多项式长除法来求解关键方程,它需要多项式次数的判断,并且必须通过迭代运算才能求出商式和余式,造成硬件电路复杂,译码速度下降。通过矩阵论的相关知识,提出一种改进型欧几里德算法。它不需要进行多项式次数的判断和迭代运算就能快速地计算出商式和余式,能够降低译码的复杂度,提高译码速度。在VCS软件中通过FPGA仿真,仿真结果表明该算法能够实现正确译码的效果。 展开更多
关键词 RS码 关键方程 改进型欧几里德算法 FPGA仿真
原文传递
一种适用于DVB系统的低复杂度Reed-Solomon解码器 被引量:1
2
作者 苏佳宁 田骏骅 +1 位作者 沈泊 闵昊 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2006年第1期1-5,共5页
提出了一种适用于DVB(Digital Video Broadcasting)系统的低复杂度Reed-Solomon解码器结构.在解码器的设计中充分利用了DVB系统提供的高倍率时钟,提高了核心算法模块的计算速度,优化了解码器的流水线结构,有效减小了芯片面积.解码器用SM... 提出了一种适用于DVB(Digital Video Broadcasting)系统的低复杂度Reed-Solomon解码器结构.在解码器的设计中充分利用了DVB系统提供的高倍率时钟,提高了核心算法模块的计算速度,优化了解码器的流水线结构,有效减小了芯片面积.解码器用SMIC 0.25μm工艺综合后规模为31 000门. 展开更多
关键词 RS解码器 modified euclidean算法 流水线结构 高倍率时钟
原文传递
RS译码中改进型欧几里德算法的研究及其FPGA实现 被引量:1
3
作者 张天瑜 《浙江师范大学学报(自然科学版)》 CAS 2009年第2期174-179,共6页
RS码在通信领域有着广泛的应用,其中最重要的是关键方程的求解.传统欧几里德算法在求解关键方程时需要进行多项式次数的判断,从而造成硬件电路复杂,译码速度下降.通过对综合除法进行推广,提出了一种改进型欧几里德算法,它不需要进行多... RS码在通信领域有着广泛的应用,其中最重要的是关键方程的求解.传统欧几里德算法在求解关键方程时需要进行多项式次数的判断,从而造成硬件电路复杂,译码速度下降.通过对综合除法进行推广,提出了一种改进型欧几里德算法,它不需要进行多项式次数的判断,能够降低译码的复杂度,减少硬件电路的复杂性,提高译码速度.在VCS软件中进行FPGA仿真,结果表明:当误码个数不同时该算法可以达到预期的效果. 展开更多
关键词 RS码 关键方程 推广的综合除法 传统欧几里德算法 改进型欧几里德算法 FPGA实现
下载PDF
弹载数据链系统实时RS译码器设计 被引量:2
4
作者 王鹏 涂友超 龚克 《电讯技术》 北大核心 2015年第5期527-532,共6页
为了提高传输可靠性,各种差错控制编码技术已经被广泛应用在弹载武器数据链系统中。RS(Reed-Solomon)码具有很强的抗错误能力,且码长可以灵活控制,十分适合在弹载数据链系统中应用。设计了三种不同码率的RS码,并在修正的欧几里德算法基... 为了提高传输可靠性,各种差错控制编码技术已经被广泛应用在弹载武器数据链系统中。RS(Reed-Solomon)码具有很强的抗错误能力,且码长可以灵活控制,十分适合在弹载数据链系统中应用。设计了三种不同码率的RS码,并在修正的欧几里德算法基础上进一步优化,实现了一种新型RS码实时译码器。为减少系统复杂度,该译码器复用4组基本运算单元以完成错误位置多项式和错误值多项式计算,同时也没有插入额外的流水线结构,译码过程所需的GF(28)域求逆运算则通过查找表结构实现。整个设计已经在Altera公司的EP2S15器件上通过综合和验证,与同类设计相比占用资源大大减少,适合于高可靠性导弹数据链系统开发。 展开更多
关键词 弹载数据链 RS译码器 修正的欧几里德算法 实时处理
下载PDF
面积优化的RS(255,239)高速译码器的设计与实现 被引量:1
5
作者 龚政辉 文磊 雷菁 《微电子学与计算机》 CSCD 北大核心 2013年第2期21-24,共4页
针对基于改进型欧几里德(Modified Euclidean,ME)算法的RS码译码器所存在的不足,提出一种面积优化的欧几里德算法的FPGA实现方案.该方案充分利用改进型欧几里德模块的空闲资源,采用复用的方法将原先的2t个PE模块减少为t个.文章将该面积... 针对基于改进型欧几里德(Modified Euclidean,ME)算法的RS码译码器所存在的不足,提出一种面积优化的欧几里德算法的FPGA实现方案.该方案充分利用改进型欧几里德模块的空闲资源,采用复用的方法将原先的2t个PE模块减少为t个.文章将该面积优化的欧几里德模块应用到RS(255,239)译码器的设计和实现中,以达到减少芯片面积,降低成本的目的.经过仿真和测试,基于此设计的高速并行RS译码器在正确实现译码功能的同时,可以大幅减少硬件资源的占用率,且其吞吐量达到6.4Gbps. 展开更多
关键词 RS码 面积优化 译码 FPGA 改进型欧几里德算法
下载PDF
数字电视译码电路中改进型欧几里德算法 被引量:1
6
作者 张天瑜 《武汉工程大学学报》 CAS 2009年第12期73-78,共6页
为了简化数字电视译码电路的复杂性,提出一种改进型欧几里德算法.该算法利用多项式带余除法的相关推论,通过矩阵的列变换来求解关键方程,这样可以快速地得到商式和余式,从而可以减少迭代运算的次数.与传统欧几里德算法相比,该算法在求... 为了简化数字电视译码电路的复杂性,提出一种改进型欧几里德算法.该算法利用多项式带余除法的相关推论,通过矩阵的列变换来求解关键方程,这样可以快速地得到商式和余式,从而可以减少迭代运算的次数.与传统欧几里德算法相比,该算法在求解关键方程的过程中能够更方便地得到错误值多项式和错误位置多项式,并且能够减少硬件电路的复杂性,提高RS码的译码速度. 展开更多
关键词 RS码 多项式带余除法 关键方程 改进型欧几里德算法 列变换
下载PDF
基于改进型欧几里德算法的RS译码研究 被引量:1
7
作者 张天瑜 《齐齐哈尔大学学报(自然科学版)》 2009年第1期1-5,共5页
为了简化数字电视译码电路的复杂性,提出一种改进型欧几里德算法。该算法利用多项式带余除法的相关推论,在关键方程中对错误值多项式进行巧妙的处理,这样可以方便地得到商式和余式,从而便于进行迭代。与传统欧几里德算法相比,该算法在... 为了简化数字电视译码电路的复杂性,提出一种改进型欧几里德算法。该算法利用多项式带余除法的相关推论,在关键方程中对错误值多项式进行巧妙的处理,这样可以方便地得到商式和余式,从而便于进行迭代。与传统欧几里德算法相比,该算法在求解关键方程的过程中能够更容易地得到错误值多项式和错误位置多项式,能减少硬件电路的复杂性,提高译码速度。 展开更多
关键词 RS码 多项式带余除法 关键方程 传统欧几里德算法 改进型欧几里德算法
下载PDF
RS编译码电路的可重构性研究 被引量:1
8
作者 谭思炜 潘红兵 龙宏波 《电光与控制》 北大核心 2010年第11期82-85,共4页
针对当前RS码编译码器通用性差的特点,以可重构的思想,提出了一种根据输入配置信息改变电路结构,满足多种RS码编码标准的编译码结构。介绍了基于线性反馈位移寄存器的编码原理及可重构改进方法。通过乘法和加法的迭代运算实现了伴随多... 针对当前RS码编译码器通用性差的特点,以可重构的思想,提出了一种根据输入配置信息改变电路结构,满足多种RS码编码标准的编译码结构。介绍了基于线性反馈位移寄存器的编码原理及可重构改进方法。通过乘法和加法的迭代运算实现了伴随多项式的并行运算。采用改进欧几里德算法求解关键方程,运用钱氏搜索算法实现了错误位置的查找,并提出以上两种算法的可重构计算结构。通过分析可以看出:该方案增加了少量的资源开销,满足了多标准的RS码编译需要,具有较好的通用性。 展开更多
关键词 RS码 可重构性 改进欧几里德算法 钱氏搜索
下载PDF
数字电视信道传输中RS译码算法的研究及FPGA仿真
9
作者 张天瑜 《陕西科技大学学报(自然科学版)》 2008年第6期128-132,共5页
针对数字电视译码电路复杂,译码速度不高的特点,基于多项式带余除法的相关推论,提出一种改进型欧几里德算法.与传统欧几里德算法相比,该算法在求解关键方程的过程中能够较容易地得到错误值多项式和错误位置多项式,从而可以减少硬件电路... 针对数字电视译码电路复杂,译码速度不高的特点,基于多项式带余除法的相关推论,提出一种改进型欧几里德算法.与传统欧几里德算法相比,该算法在求解关键方程的过程中能够较容易地得到错误值多项式和错误位置多项式,从而可以减少硬件电路的复杂性,提高译码速度.FPGA电路仿真结果表明该算法切实可行. 展开更多
关键词 RS码 多项式带余除法 关键方程 改进型欧几里德算法 FPGA仿真
下载PDF
DVB-H中高效低延迟RS译码器的设计
10
作者 刘祺 陈佳品 李振波 《电视技术》 北大核心 2008年第1期39-41,共3页
针对DVB-H中RS(255,191)码译码器消耗硬件多、延迟时间长等缺点,通过采用脉动式阵列及新的修正Euclidean迭代算法实现结构,并用查找表ROM取代常规求逆电路,设计了一种高效低延迟的RS(255,191)译码器。该译码器符合DVB-H标准的性能要求,... 针对DVB-H中RS(255,191)码译码器消耗硬件多、延迟时间长等缺点,通过采用脉动式阵列及新的修正Euclidean迭代算法实现结构,并用查找表ROM取代常规求逆电路,设计了一种高效低延迟的RS(255,191)译码器。该译码器符合DVB-H标准的性能要求,同时缩小了电路规模,缩短了译码延迟时间。 展开更多
关键词 脉动式阵列 修正euclidean算法 查找表
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部