期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
一种高精度低失调运算放大器的设计 被引量:3
1
作者 余佳 欧红旗 +2 位作者 杨谟华 何艳红 谭开洲 《微电子学》 CAS CSCD 北大核心 2005年第2期196-198,202,共4页
 基于基流自举补偿技术、偏置微调技术、同心圆式的几何布局技术和2μm双极工艺,设计了一种高精度超低失调运算放大器。测试结果表明,电路直流开环增益为125dB,共模抑制比120dB,失调电压18μV,压摆率0.6V/μs。该器件可广泛应用于mV量...  基于基流自举补偿技术、偏置微调技术、同心圆式的几何布局技术和2μm双极工艺,设计了一种高精度超低失调运算放大器。测试结果表明,电路直流开环增益为125dB,共模抑制比120dB,失调电压18μV,压摆率0.6V/μs。该器件可广泛应用于mV量级或更低微弱信号的精密检测、精密模拟计算、高精度稳压电源和自动控制仪表等。 展开更多
关键词 超低失调 运算放大器 基流自举补偿 偏置微调 同心圆式几何布局
下载PDF
一种超低失调集成运算放大器的设计与实现 被引量:1
2
作者 刘传兴 何贵昆 +1 位作者 马奎 杨发顺 《半导体技术》 北大核心 2024年第2期143-150,共8页
基于双极型工艺设计了一种超低失调集成运算放大器。通过在差分输入级的有源负载处设计电阻修调网络来调整失调电压,并针对基极电流补偿不可控的问题设计了可修调的基极电流补偿结构来降低偏置电流,利用激光修调技术减小基极补偿结构引... 基于双极型工艺设计了一种超低失调集成运算放大器。通过在差分输入级的有源负载处设计电阻修调网络来调整失调电压,并针对基极电流补偿不可控的问题设计了可修调的基极电流补偿结构来降低偏置电流,利用激光修调技术减小基极补偿结构引入的随机失调,有效改善了输入级失调。增益级采用结型场效应晶体管(JFET)差分对管以获得高增益,输出级采用全npn晶体管的乙类输出结构可满足大功率输出需求。芯片实测数据表明:在全温度范围内,失调电压最大为-25.3μV,失调电压温漂为0.025μV/℃,输入偏置电流为-3.535 nA,输入失调电流为-0.825 nA。实现了超低的失调电压、电流和温漂。 展开更多
关键词 低失调 低温漂 基极电流补偿 激光修调 双极型工艺
下载PDF
一种基于PJFET输入的高压摆率集成运算放大器
3
作者 张子扬 《半导体技术》 CAS 北大核心 2024年第3期272-278,共7页
基于双极型集成工艺设计并制作了一种高压摆率、低输入偏置电流、低输入失调电流的运算放大器。输入级采用p沟道结型场效应晶体管(PJFET)共源结构,有利于减小输入偏置电流,提高信号接收的灵敏度,实现高输入阻抗、低偏置电流、低输入失... 基于双极型集成工艺设计并制作了一种高压摆率、低输入偏置电流、低输入失调电流的运算放大器。输入级采用p沟道结型场效应晶体管(PJFET)共源结构,有利于减小输入偏置电流,提高信号接收的灵敏度,实现高输入阻抗、低偏置电流、低输入失调电流和高压摆率。增益级采用常规的共射放大电路结构。输出级采用互补推挽输出结构,提升了驱动负载的能力,并克服交越失真。测试结果表明:在电源电压±15 V、25℃环境温度下,开环电压增益为114.49 dB,正压摆率为12.33 V/μs,负压摆率为-9.76 V/μs,输入偏置电流为42.52 pA,输入失调电流为4.23 pA,输出电压摆幅为-13.56~14.16 V,共模抑制比为105.56 dB,电源抑制比为107.91 dB。 展开更多
关键词 PJFET输入级 双极型 高压摆率 宽频带 低失调电流
下载PDF
一种高精密集成运算放大器的研制 被引量:2
4
作者 王岳生 徐世六 +3 位作者 刘伦才 张敏 黄文刚 尚正国 《微电子学》 CAS CSCD 北大核心 2008年第2期258-261,共4页
基于运算放大器的基本原理和一些关键技术(基流自举补偿、偏置微调等)的运用,成功地研制出一种双极型高精度低失调集成运算放大器。测试结果显示,该运算放大器失调电压仅为10μV,失调电流小于1 nA,开环增益为120 dB,单位增益带宽680 kHz。
关键词 运算放大器 低失调 基流自举补偿 偏置微调
下载PDF
Design of a CMOS Adaptive Charge Pump with Dynamic Current Matching 被引量:1
5
作者 ZHANG Tao ZOU Xuecheng +1 位作者 ZHAO Guangzhou SHEN Xubang 《Wuhan University Journal of Natural Sciences》 EI CAS 2006年第2期405-408,共4页
A novel structure for a charge pump circuit is proposed, in which the charge-pump (CP) current can adaptively regulated according to phase-locked loops (PLL) frequency synthesis demand. The current follow technolo... A novel structure for a charge pump circuit is proposed, in which the charge-pump (CP) current can adaptively regulated according to phase-locked loops (PLL) frequency synthesis demand. The current follow technology is used to make perfect current matching characteristics, and the two differential inverters are implanted to increase the speed of charge pump and decrease output spur due to theory of low voltage difference signal. Simulation results, with 1st silicon 0. 25μm 2. 5 V complementary metal-oxide-semiconductor (CMOS) mixed-signal process, show the good current matching characteristics regardless of the charge pump output voltages. 展开更多
关键词 phase-locked loop charge pump phase offset phase frequency detector current matching low voltagedifference signal
下载PDF
一种低失调高压大电流集成运算放大器 被引量:13
6
作者 施建磊 杨发顺 +2 位作者 时晨杰 胡锐 马奎 《半导体技术》 CAS 北大核心 2019年第1期8-14,共7页
基于结型场效应晶体管(JFET)和双极型晶体管(BJT)兼容工艺,设计了一种低失调高压大电流集成运算放大器。电路输入级采用p沟道JFET (p-JFET)差分对共源共栅结构;中间级以BJT作为放大管,采用复合有源负载结构;输出级采用复合npn达林顿管阵... 基于结型场效应晶体管(JFET)和双极型晶体管(BJT)兼容工艺,设计了一种低失调高压大电流集成运算放大器。电路输入级采用p沟道JFET (p-JFET)差分对共源共栅结构;中间级以BJT作为放大管,采用复合有源负载结构;输出级采用复合npn达林顿管阵列,与常规推挽输出结构相比,在输出相同电流的情况下,节省了大量芯片面积。基于Cadence Spectre软件对该运算放大器电路进行了仿真分析和优化设计,在±35 V电源供电下,最小负载电阻为6Ω时的电压增益为95 dB,输入失调电压为0.224 5 mV,输入偏置电流为31.34 pA,输入失调电流为3.3 pA,单位增益带宽为9.6 MHz,具有输出9 A峰值大电流能力。 展开更多
关键词 集成运算放大器 共源共栅结构 结型场效应晶体管(JFET) 双极型晶体管(BJT) 低失调 大电流
下载PDF
基于粒子群算法的中低压配电网无功补偿协同优化方法 被引量:9
7
作者 林巧红 翁知颖 张国星 《电子设计工程》 2021年第20期134-137,142,共5页
为将中低压电子传输流失降至最低,实现对配电网结构体的集中优化调度,提出基于粒子群算法的中低压配电网无功补偿协同优化方法。计算电压值实际偏移量,根据中低压配电约束的具体数值条件,定义目标化模糊函数,完成中低压配电网模糊性规... 为将中低压电子传输流失降至最低,实现对配电网结构体的集中优化调度,提出基于粒子群算法的中低压配电网无功补偿协同优化方法。计算电压值实际偏移量,根据中低压配电约束的具体数值条件,定义目标化模糊函数,完成中低压配电网模糊性规划。在此基础上,分别确定主要电子元件的谐波域与无功谐波潮流,在配置电子量协同优化标准的同时,完成中低压配电网无功补偿协同优化。实验结果表明,与单波电子补偿控制模型相比,应用协同优化方法后,中压电子的传输流失效率下降至24.7%,低压电子的传输流失效率下降至21.9%,满足配电网结构体对电子的集中优化调度处理。 展开更多
关键词 粒子群算法 低压配电网 协同优化 电压偏移量 模糊函数 谐波潮流
下载PDF
一款精准低噪声运算放大器输入级的优化设计 被引量:4
8
作者 王靖 郭廷 李威 《半导体技术》 CAS 北大核心 2019年第11期846-851,875,共7页
基于4μm 40 V互补双极工艺,设计了一款精准、低噪声、轨到轨输入输出运算放大器。电路采用轨到轨互补输入级,并在此基础上采用了一种新型的低噪声偏置电流补偿电路,该结构的电流噪声与运算放大器输入双极晶体管的电流噪声为相关噪声,... 基于4μm 40 V互补双极工艺,设计了一款精准、低噪声、轨到轨输入输出运算放大器。电路采用轨到轨互补输入级,并在此基础上采用了一种新型的低噪声偏置电流补偿电路,该结构的电流噪声与运算放大器输入双极晶体管的电流噪声为相关噪声,同时该电路还可大幅降低运算放大器的输入偏置电流,减小源电阻噪声对电路的不良影响,从而确保运算放大器具有极低的等效输入电压噪声和电流噪声。测试结果表明,利用该结构设计的轨到轨输入输出运算放大器,其带宽为5.05 MHz,大信号低频增益为136.2 dB,输入偏置电流仅为29.8 nA,输入失调电流为11.9 nA,输入失调电压为188μV,输入电压噪声密度为■、共模抑制比(CMRR)为121.6 dB,电源抑制比(PSRR)高达117.3 dB。 展开更多
关键词 低噪声运算放大器 偏置电流补偿 输入失调电压 输入失调电流 电压噪声 电流噪声
下载PDF
基于偏流补偿的低失调运算放大器的设计
9
作者 李洪品 杨发顺 马奎 《微电子学与计算机》 2024年第5期140-146,共7页
基于双极型工艺,设计了一种具有低输入失调电压、低输入偏置电流的运算放大器。电路结构包含偏置电路、差分输入级电路、中间级电路和输出级电路。差分输入级电路采用共射-共基耦合对,能够降低失调电压,并且采用基极电流补偿结构抵消输... 基于双极型工艺,设计了一种具有低输入失调电压、低输入偏置电流的运算放大器。电路结构包含偏置电路、差分输入级电路、中间级电路和输出级电路。差分输入级电路采用共射-共基耦合对,能够降低失调电压,并且采用基极电流补偿结构抵消输入偏置电流在外围电路上所产生的影响,提高电路精度。中间级为整个电路提供增益,并且将双端输入信号转换为单端输出信号。输出级电路为AB类输出级,具有低静态功耗,能够提高电路效率,增大电路带负载能力并为负载提供更多功率。电路采用齐纳修调技术,在封装后对芯片进行修调,避免封装后引入的二次失调。流片后测试结果表明:在±15 V电源电压条件下,输入失调电压≤10μV,输入偏置电流≤3 nA,输入失调电流≤1.5 nA,大信号电压增益≥110 dB。 展开更多
关键词 运算放大器 低输入失调电压 低输入偏置电流 基极电流补偿 齐纳修调
下载PDF
一种基于自适应时钟和波纹减少环路的高精度电流反馈仪表放大器
10
作者 胡炜 吴展鹏 +1 位作者 程捷文 魏榕山 《仪器仪表学报》 EI CAS CSCD 北大核心 2024年第8期259-267,共9页
电流反馈仪表放大器芯片因其高精度、高共模抑制比等优势,广泛应用于微弱信号检测。传统CFIA利用斩波技术降低1/f噪声和失调电压以提升放大器精度,但额外引入斩波波纹会显著限制其精度提升。为此,本文提出一种基于自适应时钟和波纹减小... 电流反馈仪表放大器芯片因其高精度、高共模抑制比等优势,广泛应用于微弱信号检测。传统CFIA利用斩波技术降低1/f噪声和失调电压以提升放大器精度,但额外引入斩波波纹会显著限制其精度提升。为此,本文提出一种基于自适应时钟和波纹减小环路的新型电流反馈仪表放大器ARCFIA,该放大器针对传统斩波放大器波纹,采用波纹减少环路RRL对其抑制,并借助自适应时钟ACLK,将斩波开关的输入参考噪声谱密度降低。实验结果表明,ARCFIA实现了低于1.4μV的低失调电压和17.2 nV/√Hz的输入参考噪声,同时波纹被减少到ARCFIA噪声基底以下,通过减小失调、噪声和波纹,实现了精度的进一步提升。此外,ARCFIA还具有一定潜力应用于复杂环境下的高精度测量系统。 展开更多
关键词 高精度 低噪声 低失调 波纹减少 自适应时钟 电流反馈仪表放大器
下载PDF
一种高压精密低输入偏置电流JFET型放大器
11
作者 张键 胡辉勇 +1 位作者 周远杰 何峥嵘 《固体电子学研究与进展》 CAS 北大核心 2023年第6期527-532,共6页
基于40 V高压互补双极性结型晶体管(BJT)兼容结型场效应晶体管(JFET)工艺,设计了一种高压精密低输入偏置电流JFET型放大器,介绍了放大器总体架构以及工作原理。电路内部采用JFET输入器件降低输入偏置电流,提高带宽,用修调电阻降低输入... 基于40 V高压互补双极性结型晶体管(BJT)兼容结型场效应晶体管(JFET)工艺,设计了一种高压精密低输入偏置电流JFET型放大器,介绍了放大器总体架构以及工作原理。电路内部采用JFET输入器件降低输入偏置电流,提高带宽,用修调电阻降低输入失调电压;采用四核跨导结构优化中间级提高运放的压摆率;输出级采用互补推挽输出结构防止交越失真,同时提高功率驱动能力;偏置电路利用JFET作恒流源,保证在不同工作电压下稳定供电。芯片流片测试结果表明,该放大器在±5~±13 V工作电压条件下,输入失调电压≤80μV;输入偏置电流≤1.5 pA;开环增益≥107 dB;增益带宽积≥25 MHz;压摆率≥50 V/μs。 展开更多
关键词 低失调电压 低输入偏置电流 高精度 结型场效应管输入放大器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部