-
题名基于并行预测的前导零预测电路设计
被引量:5
- 1
-
-
作者
孙岩
张鑫
金西
-
机构
中国科学技术大学物理系微电子学教研室
-
出处
《电子测量技术》
2008年第1期84-87,共4页
-
文摘
前导零预测电路是提高浮点加法器运算速度的一个重要手段,本文提出了一种适用于高速浮点加法器的前导零预测电路。它采用了独特的并行预测算法来分别预测做浮点减法运算时结果为正和为负的两种情况下的前导零数,再通过尾数运算结果的进位来判断运算结果的正负并对前导零预测的结果进行选择。该方法使得浮点减法运算前无需比较尾数的大小,且并行的预测算法共用部分逻辑电路,从而使加法器在运算速度提高的基础上降低了加法器的面积。最终的验证结果表明该方法正确有效。
-
关键词
前导零预测电路
浮点加法器
IEEE754
并行预测
-
Keywords
leading-zero anticipatory circuit
floating-point addition
EEE754
parallel anticipation
-
分类号
TP39
[自动化与计算机技术—计算机应用技术]
-
-
题名一种高速浮点加法器的优化设计
- 2
-
-
作者
冯为
王波
孙一
金西
-
机构
中国科学技术大学物理系微电子学教研室
-
出处
《电子测量技术》
2008年第11期4-8,共5页
-
文摘
高性能浮点加法器是现代微处理器中的重要部件,是实时图像处理和数字信号处理的核心,同时也是微处理器数据处理的关键路径,其完成一次加法操作的周期基本决定了微处理器的主频。本文介绍了一种高速浮点加法器的优化设计,它通过采用基于Two-Path算法的错位并行改进算法;在前导零预测电路设计中采用并行预测;尾数的54位CLA加法器中采用NAND门来代替以前CLA中常用的NOT门和AND门等一系列的改进措施,从而提高了浮点加法器的速度,使得加法运算由传统的5周期变成3周期,经仿真验证后,加法器的频率能达到350MHz。经仿真验证后,采用逻辑门比传统的浮点加法算法节省了23%。
-
关键词
浮点加法器
Two-Path算法
错位并行
NAND
前导零
-
Keywords
float-point adder
Two-Path algorithm
parallel anticipation
NAND
leading-zero anticipatory circuit
-
分类号
TN431.2
[电子电信—微电子学与固体电子学]
-