期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
Design of shared bus DSP board in vector network analyzer
1
作者 刘丹 王保锐 《Journal of Measurement Science and Instrumentation》 CAS 2013年第4期317-320,共4页
Currently,the mainstream vector network analyzer employs embedded computer module with a digital intermediate frequency(IF)board to form a high performance windows platform.Under this structure,the vector network anal... Currently,the mainstream vector network analyzer employs embedded computer module with a digital intermediate frequency(IF)board to form a high performance windows platform.Under this structure,the vector network analyzer needs a powerful encoding system to arbitrate the bus acquirement,which is usually realized by field-programmable gate array(FPGA)chip.The paper explores the shared bus design method of the digital signal processing(DSP)board in network analyzer.Firsty,it puts an emphasis on the system structure,and then the shared bus communication method is described in detail;Finally,the advantages of the shared bus communication mechanism are summanzed. 展开更多
关键词 shared bus host port interface(HPI) external memory interface(emif) field programmable gate array(FPGA) peripherical component interconnect(PCI)interface device
下载PDF
基于TMS320C6713B的EDMA实时数据流传输 被引量:5
2
作者 滕小波 耿相铭 武丽帅 《信息技术》 2009年第3期47-50,共4页
结合TMS320C6713BDSP和CPLD数据采集平台,简述了C6713BDSP的硬件结构,重点介绍了增强型直接存储器访问(EDMA)的硬件结构和配置方法。数据经CPLD及DSP外部存储器接口(EMIF)由EDMA传输到DSP片内,传输过程不需要CPU干预,并且采用乒乓缓冲结... 结合TMS320C6713BDSP和CPLD数据采集平台,简述了C6713BDSP的硬件结构,重点介绍了增强型直接存储器访问(EDMA)的硬件结构和配置方法。数据经CPLD及DSP外部存储器接口(EMIF)由EDMA传输到DSP片内,传输过程不需要CPU干预,并且采用乒乓缓冲结构,CPU同时可以进行数据处理,提高了数据传输、处理的速度,保证了实时性。 展开更多
关键词 TMS320C6713B DSP EDMA emif CPLD 乒乓缓冲
下载PDF
激光告警中FPGA与DSP的高速数据传输 被引量:5
3
作者 韩枫 王志斌 +2 位作者 王耀利 黄艳飞 曹俊卿 《科学技术与工程》 北大核心 2014年第20期241-245,共5页
针对激光告警图像处理系统对于实时性要求高,要求数据快速传输,以及所要处理的数据量大的特点,将增强的直接存储器访问数据传输方式应用到图像数据传输的技术中。基于TI公司TMS320C6713 DSP芯片和XILINX公司XC2S200PQ208 FPGA芯片的图... 针对激光告警图像处理系统对于实时性要求高,要求数据快速传输,以及所要处理的数据量大的特点,将增强的直接存储器访问数据传输方式应用到图像数据传输的技术中。基于TI公司TMS320C6713 DSP芯片和XILINX公司XC2S200PQ208 FPGA芯片的图像处理系统,介绍了系统中FPGA芯片的时序逻辑控制,DSP外部存储器接口(external memory interface,EMIF)与FPGA的硬件接口设计,并着重描述了DSP与FPGA之间增强的直接存储器访问(enhanced direct memory access,EDMA)传输方式的配置和程序设计流程。传输过程不需要CPU干预就可实现数据在存储空间中的高速搬移,并且采用Ping-Pong缓存结构,从而使CPU可以在数据传输的同时进行数据处理,充分发挥出了DSP芯片的性能,为整个系统的实时性提供了有力保证。 展开更多
关键词 激光告警 TMS320C6713 DSP 增强型直接存储器访问 外部存储器接口 乒乓缓存
下载PDF
基于EMIF接口的图像处理系统设计 被引量:3
4
作者 雷选华 闫森 +1 位作者 马治国 孔小健 《光电技术应用》 2014年第3期30-33,共4页
设计一种以DSP为核心,FPGA协助数据采集、传输的图像处理平台。DSP运行复杂图像处理算法,通过EMIF接口和FPGA进行高速数据传输。FPGA对EMIF接口进行扩展,将图像传感器、SDRAM存储器、USB接口等统一到EMIF接口,提高系统的集成度和灵活性... 设计一种以DSP为核心,FPGA协助数据采集、传输的图像处理平台。DSP运行复杂图像处理算法,通过EMIF接口和FPGA进行高速数据传输。FPGA对EMIF接口进行扩展,将图像传感器、SDRAM存储器、USB接口等统一到EMIF接口,提高系统的集成度和灵活性,实现DSP与FPGA、外设之间数据准确、高效、可靠的传输。实验表明,该系统满足实时性设计需求,易于扩展和升级,具备较强的通用性。 展开更多
关键词 emif FPGA 时序 DMA操作
下载PDF
基于EDMA实现TMS320C64X与FPGA的数据传输 被引量:2
5
作者 顾永红 《信息化研究》 2012年第4期61-63,74,共4页
结合TMS320C64XDSP+FPGA信号处理平台,简述了TMS320C64XDSP的硬件结构,重点介绍直接存储器访问(EDMA)的硬件结构和配置方法。数据经现场可编程门阵列(Field-Programmable Gate Array,FPGA)及DSP外部存储器接口(EMIF)由EDMA传输到数字信... 结合TMS320C64XDSP+FPGA信号处理平台,简述了TMS320C64XDSP的硬件结构,重点介绍直接存储器访问(EDMA)的硬件结构和配置方法。数据经现场可编程门阵列(Field-Programmable Gate Array,FPGA)及DSP外部存储器接口(EMIF)由EDMA传输到数字信号处理器(DSP)片内,传输过程不需要CPU干预,并且采用乒乓缓冲结构,CPU同时可以进行数据处理,提高了数据传输、处理的速度,保证了实时性。 展开更多
关键词 数字信号处理器(TMS320C64X DSP) 增强型直接存储器访问 外部存储器接口 现场可编程门阵列 乒乓缓冲
下载PDF
基于相位差法海水声速测量系统设计 被引量:1
6
作者 吴黎杰 蒋志迪 张晴月 《传感器与微系统》 CSCD 2018年第9期60-62,66,共4页
设计了一种基于相位差法海水声速测量系统,利用信号的相位差变化和相位与时间的线性关系,实现海水声速的高精度测量。系统采用双端口存储单元(DPRAM)和外部存储器接口(EMIF)相结合的方式,实现现场可编程门阵列(FPGA)与单片机之间高速、... 设计了一种基于相位差法海水声速测量系统,利用信号的相位差变化和相位与时间的线性关系,实现海水声速的高精度测量。系统采用双端口存储单元(DPRAM)和外部存储器接口(EMIF)相结合的方式,实现现场可编程门阵列(FPGA)与单片机之间高速、实时的数据通信。在FPGA+C8051单片机硬件基础上,通过高速AD芯片进行采样,完成数据存储和处理。实验结果表明:相对于标准系统,设计的系统相位差测量不确定度为0. 01,海水声速的测量精度优于0. 02 m/s(k=1),验证了该方案的可靠性。 展开更多
关键词 相位差法测量 现场可编程门阵列 C8051单片机 双端口存储单元 外部存储器接口
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部