期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
PSoC的ADC用户模块及其调用方法 被引量:7
1
作者 翁小平 《国外电子元器件》 2005年第6期31-34,共4页
介绍了8位片上可编程系统PSoC所提供的ADC用户模块,包括它的几种类型、参考电压的选择、增量型ADC和Δ-ΣADC的工作原理、ADC模块的参数选择和ADC模块API函数的调用。
关键词 PSOC 增量型AD转换器 △-∑AD转换器 SC模拟模块 CT模拟模块
下载PDF
A1.2V 600nW 12-bit 2kS/s incremental ADC for biosensor application
2
作者 黄婷 金乐乐 +4 位作者 李辉 刁盛锡 王国兴 姚立斌 贺林 《Journal of Semiconductors》 EI CAS CSCD 2014年第11期135-140,共6页
This paper presents an ultra-low power incremental ADC for biosensor interface circuits. The ADC consists of a resettable second-order delta-sigma (△ ∑) modulator core and a resettable decimation filter. Several t... This paper presents an ultra-low power incremental ADC for biosensor interface circuits. The ADC consists of a resettable second-order delta-sigma (△ ∑) modulator core and a resettable decimation filter. Several techniques are adopted to minimize its power consumption. A feedforward path is introduced to the modulator core to relax the signal swing and linearity requirement of the integrators. A correlated-double-sampling (CDS) technique is applied to reject the offset and 1/f noise, thereby removing the integrator leakage and relaxing the gain requirement of the OTA. A simple double-tailed inverter-based fully differential OTA using a thick-oxide CMOS is proposed to operate in the subthreshold region to fulfill both an ultra-low power and a large output swing at 1.2 V supply. The signal addition before the comparator in the feedforward architecture is performed in the current domain instead of the voltage domain to minimize the capacitive load to the integrators. The capacitors used in this design are of customized metal-oxide metal (MOM) type to reach the minimum capacitance set by the k T~ C noise limit. Fabricated with a 1P6M 0.18/zm CMOS technology, the presented incremental ADC consumes 600 nW at 2 kS/s from a 1.2 V supply, and achieves 68.3 dB signal to noise and distortion ratio (SNDR) at the Nyquist frequency and an FOM of 0.14 pJ/conversion step. The core area is 100 × 120 μm^2. 展开更多
关键词 adc incremental adc FEEDFORWARD inverter-based OTA BIOSENSOR
原文传递
一种可抑制工频噪声的抽取滤波器鲁棒性设计
3
作者 董丽君 秦国轩 +2 位作者 陈思海 王君 高静 《固体电子学研究与进展》 CAS CSCD 北大核心 2013年第6期578-582,599,共6页
设计了一种能容忍片上振荡器频率偏移的抑制工频噪声的抽取滤波器。该滤波器采用一级级联积分(Cascaded of integrator,COI)滤波器与一级改进型级联积分梳状(Cascaded integrato rcomb,CIC)滤波器级联的结构。改进型级联积分梳状... 设计了一种能容忍片上振荡器频率偏移的抑制工频噪声的抽取滤波器。该滤波器采用一级级联积分(Cascaded of integrator,COI)滤波器与一级改进型级联积分梳状(Cascaded integrato rcomb,CIC)滤波器级联的结构。改进型级联积分梳状滤波器通过优化梳状滤波器阻带附近的零点,解决片上振荡器的频率不准确导致的抑制效果降低的问题。该滤波器在实现96dB阻带衰减时,片上振荡器可以容忍工频噪声从44.7004~55.9489Hz的偏移,比普通梳状滤波器的46.9501~53.6013Hz的偏移量提高了69.12%的容忍度。该滤波器通过Xilinx XC5VLX110T FPGA进行算法实例验证,在Tektronix TLA5201逻辑分析仪提供的带有工频噪声的测试条件下,可以滤除45~55Hz之间的工频噪声,提高了抽取滤波器的鲁棒性。 展开更多
关键词 工频噪声 抽取滤波器 增强型∑-A数模转换器 鲁棒性
下载PDF
小面积、微功耗增量型Sigma-Delta ADC设计 被引量:5
4
作者 姚立斌 陈楠 韩庆林 《红外技术》 CSCD 北大核心 2015年第12期1011-1015,共5页
模拟数字转换器(ADC)是智能化传感器的一个重要组成部分。阵列型传感器应用对ADC的功耗及芯片面积都具有较高的要求,同时传感器本身特性要求ADC具有较高的精度,对阵列型传感器用ADC的设计提出了挑战。在分析各类型ADC的性能优劣势的基础... 模拟数字转换器(ADC)是智能化传感器的一个重要组成部分。阵列型传感器应用对ADC的功耗及芯片面积都具有较高的要求,同时传感器本身特性要求ADC具有较高的精度,对阵列型传感器用ADC的设计提出了挑战。在分析各类型ADC的性能优劣势的基础上,提出了应用增量型Sigma-Delta ADC来设计阵列型传感器应用。介绍了增量型Sigma-Delta ADC的架构设计以及电路设计,并在0.18?m CMOS工艺下流片。在40 k S/s的转换速度下,所设计的ADC达到了15 bit的精度,功耗为58?W,单个ADC的芯片面积为10?m×530?m。测试结果表明增量型Sigma-Delta ADC非常适合于阵列型传感器应用。 展开更多
关键词 模-数字转换器(adc) 增量型Sigma-Delta adc 微功耗电路设计
下载PDF
CMOS图像传感器的四通道扩展计数ADC设计 被引量:2
5
作者 李明 尹韬 +4 位作者 蔡刚 高同强 冯鹏 刘力源 吴南健 《微电子学与计算机》 2022年第6期115-123,共9页
面向科研领域应用的CMOS图像传感器,需要具有低噪声、高动态范围和高灰度分辨率的特点.本文分析了多通道扩展计数ADC结构的性能,提出了一种基于相关多采样技术(Correlated Multiple Sampling,CMS)的15位四通道扩展计数ADC.该ADC的4个并... 面向科研领域应用的CMOS图像传感器,需要具有低噪声、高动态范围和高灰度分辨率的特点.本文分析了多通道扩展计数ADC结构的性能,提出了一种基于相关多采样技术(Correlated Multiple Sampling,CMS)的15位四通道扩展计数ADC.该ADC的4个并行输入通道采用增量型ADC,第二级采用1个循环型ADC在通道间复用.ADC电路基于0.11μm CMOS工艺进行设计,仿真结果显示,在128次多采样下,ADC的分辨率为15位,信号信噪比可提高9.22 dB,此时积分非线性(INL)和微分非线性(DNL)分别为-3.32 LSB和-2.58 LSB,4通道最高采样率为133 KSPS,在3.3 V电源电压下,平均每通道功耗为650μW. 展开更多
关键词 CMOS图像传感器 相关多采样 多通道扩展计数adc 增量型adc 循环型adc
下载PDF
增量型Σ-Δ调制器优化设计算法研究
6
作者 王巍 马力 +5 位作者 赵汝法 李明波 刘斌政 税绍林 罗宸彬 袁军 《微电子学》 CAS 北大核心 2023年第4期574-580,共7页
提出了一种用于增量型Σ-ΔADC的调制器设计的算法。该算法针对增量型Σ-ΔADC中的积分器系数进行优化,采用两步式搜索的方法,对可能的最优解组合进行多次求解与对比分析。基于该算法,设计了一种16位40 kS/s增量型Σ-ΔADC。可以对ADC... 提出了一种用于增量型Σ-ΔADC的调制器设计的算法。该算法针对增量型Σ-ΔADC中的积分器系数进行优化,采用两步式搜索的方法,对可能的最优解组合进行多次求解与对比分析。基于该算法,设计了一种16位40 kS/s增量型Σ-ΔADC。可以对ADC电路的有效精度和输入采样速率这两个性能指标进行有效调节及优化。仿真结果表明,采用所提出的优化设计算法可以将ADC的输入采样速度由40 kS/s提升到51 kS/s,或者将ADC的ENOB由13.76 bit提高到14.72 bit,且不增加额外功耗。 展开更多
关键词 增量型Σ-Δadc 参数优化算法 Σ-Δ调制器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部