主要阐述了针对机车如何应用高性能串行通信控制器Z85230进行串行总线设计。Z85230可以实现异步、按字节同步或按位同步等多种通信方式。以HDLC(High-level Data Link Control:高级数据链路层控制协议)设计为例,介绍了芯片的外围电路设...主要阐述了针对机车如何应用高性能串行通信控制器Z85230进行串行总线设计。Z85230可以实现异步、按字节同步或按位同步等多种通信方式。以HDLC(High-level Data Link Control:高级数据链路层控制协议)设计为例,介绍了芯片的外围电路设计和软件编程。展开更多
针对信道资源有限的高级数据链路控制(High Level Data Link Control,HDLC)通信,提出了一种零开销的带内管控技术。该技术采用输入输出异步缓存、高频管控帧插入、高可靠管控帧提取的方式,构建带内管控数据通道,实现了对HDLC帧数据的零...针对信道资源有限的高级数据链路控制(High Level Data Link Control,HDLC)通信,提出了一种零开销的带内管控技术。该技术采用输入输出异步缓存、高频管控帧插入、高可靠管控帧提取的方式,构建带内管控数据通道,实现了对HDLC帧数据的零开销管控。该技术可有效解决HDLC帧端到端满带宽通信情况下,零开销带内管控的设计难点。最后,给出了基于现场可编辑逻辑门阵列(Field Programmable Gate Array,FPGA)的实现方案和功能仿真验证结果。展开更多
文摘针对信道资源有限的高级数据链路控制(High Level Data Link Control,HDLC)通信,提出了一种零开销的带内管控技术。该技术采用输入输出异步缓存、高频管控帧插入、高可靠管控帧提取的方式,构建带内管控数据通道,实现了对HDLC帧数据的零开销管控。该技术可有效解决HDLC帧端到端满带宽通信情况下,零开销带内管控的设计难点。最后,给出了基于现场可编辑逻辑门阵列(Field Programmable Gate Array,FPGA)的实现方案和功能仿真验证结果。