期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于FCoE和RapidIO的高速数据交换网设计与实现 被引量:5
1
作者 贺琨 刘旭波 +2 位作者 刘毅 梁超 郭日成 《光通信技术》 北大核心 2019年第10期57-62,共6页
为适应开放式体系架构信息系统中对海量数据的高速率、低延时和远距离传输需求,设计了一套基于以太网光纤通道(FCoE)和RapidIO技术的高速数据交换网络,网络由光纤交换机和高速接口模块组成。光纤交换机作为数据交换核心实现FCoE协议转换... 为适应开放式体系架构信息系统中对海量数据的高速率、低延时和远距离传输需求,设计了一套基于以太网光纤通道(FCoE)和RapidIO技术的高速数据交换网络,网络由光纤交换机和高速接口模块组成。光纤交换机作为数据交换核心实现FCoE协议转换,高速接口模块完成RapidIO与FCoE接口间数据转换。结合实际工程应用需求,对高速数据交换网的络功能和性能进行了实验验证,结果表明:网络数据交换带宽最大可达800 MB/s,并具备低时延、远距离传输和节点规模灵活扩充的特点。 展开更多
关键词 以太网光纤通道 RAPIDIO 高速数据交换网络 光纤交换机 高速接口模块
下载PDF
Fishbone时钟树结构在高速接口模块中的应用
2
作者 宋振坤 向一鸣 +3 位作者 李世平 何国强 胡兵 周海斌 《电子技术(上海)》 2024年第6期28-29,共2页
阐述基于EDA工具的Htree功能,在先进工艺下实现长条形高速接口模块Fishbone时钟树的创建,实现后的Fishbone时钟树结构连接简洁清晰。数据对比分析表明,高速接口模块Fishbone时钟树方法在时钟树平均长度(latency)、时钟树偏斜(skew)、时... 阐述基于EDA工具的Htree功能,在先进工艺下实现长条形高速接口模块Fishbone时钟树的创建,实现后的Fishbone时钟树结构连接简洁清晰。数据对比分析表明,高速接口模块Fishbone时钟树方法在时钟树平均长度(latency)、时钟树偏斜(skew)、时钟树功耗上有明显改进。 展开更多
关键词 电路设计 高速接口模块 Fishibone时钟树 时钟长度 时钟偏斜
原文传递
高速接口电路发送器的设计
3
作者 杨海玲 《集成电路应用》 2024年第5期6-7,共2页
阐述一种高速接口电路发送器的设计,采用分布式架构,包括输入数据接口、数据编码和调制模块、错误检测和纠正模块、缓冲和驱动模块,以及时钟和时序控制模块。通过该设计,能够实现高效可靠的数据传输。
关键词 高速接口电路 发送器 时序控制模块
下载PDF
基于AXI总线的可配置LVDS控制器设计与验证 被引量:1
4
作者 蒙宇霆 袁海英 丁冬 《电子技术应用》 2021年第6期40-45,56,共7页
针对不同应用场景下LVDS通信协议体现在数据位宽、帧格式和存储方式的选择差异性和数据收发灵活性,提出一种基于AXI总线的可配置LVDS控制器设计与验证方案。为了实现对LVDS控制器的精确控制,增加基于APB接口的可配置寄存器模块,在SoC系... 针对不同应用场景下LVDS通信协议体现在数据位宽、帧格式和存储方式的选择差异性和数据收发灵活性,提出一种基于AXI总线的可配置LVDS控制器设计与验证方案。为了实现对LVDS控制器的精确控制,增加基于APB接口的可配置寄存器模块,在SoC系统上由软件控制数据传输,有效提高了数据收发的灵活性;为了提高传输效率并广泛适应场景需求,将与内存交互的接口定义为AXI协议接口;为了避免传输数据错误和数据包丢失等现象,在自定义协议中加入奇偶校验功能并在电路中加入数据包检查机制。随后,采用高效的回环验证方案针对LVDS控制器进行功能测试。实验结果表明该LVDS控制器基于AXI接口准确高效地实现了对端设备之间的数据收发功能,这种可配置的数据传输电路设计和验证方案灵活可行,便于广泛应用到视频图像数据传输系统中。 展开更多
关键词 AXI总线 LVDS控制器 高速接口 可配置模块 数据收发
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部