期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
非对称GALS系统异步接口设计 被引量:7
1
作者 徐阳扬 周端 +2 位作者 杨银堂 王青松 廖峰 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2007年第2期294-297,共4页
设计了一种新型点对点全局异步局部同步方式异步互连接口,采用非对称握手协议进行通讯,并在数据路径上加入异步可控FIFO,比传统的对称式异步接口时间利用率更高,并且能够实现数据的高速连续传输.在0.25μm工艺下,该接口发送和接收的最... 设计了一种新型点对点全局异步局部同步方式异步互连接口,采用非对称握手协议进行通讯,并在数据路径上加入异步可控FIFO,比传统的对称式异步接口时间利用率更高,并且能够实现数据的高速连续传输.在0.25μm工艺下,该接口发送和接收的最高频率可以分别达到670 MHz和1.45 GHz.该接口适用于对数据传输有较高要求的片上系统设计. 展开更多
关键词 全局异步局部同步 非对称 同一异步接口
下载PDF
类脑处理器异步片上网络架构 被引量:1
2
作者 杨智杰 王蕾 +3 位作者 石伟 彭凌辉 王耀 徐炜遐 《计算机研究与发展》 EI CSCD 北大核心 2023年第1期17-29,共13页
类脑处理器较深度学习处理器具有能效优势.类脑处理器的片上互连一般采用具有可扩展性高、吞吐量高和通用性高等特点的片上网络.为了解决采用同步片上网络面临的全局时钟树时序难以收敛的问题以及采用异步片上网络面临的链路延迟匹配、... 类脑处理器较深度学习处理器具有能效优势.类脑处理器的片上互连一般采用具有可扩展性高、吞吐量高和通用性高等特点的片上网络.为了解决采用同步片上网络面临的全局时钟树时序难以收敛的问题以及采用异步片上网络面临的链路延迟匹配、缺乏电子设计自动化工具实现和验证的问题,提出了一种异步片上网络架构——NosralC,用于构建全局异步局部同步(global asynchronous local synchronous,GALS)的多核类脑处理器.NosralC采用异步链路和同步路由器实现.实验表明,NosralC较同步基线,在4个类脑应用数据集下展现出37.5%~38.9%的功耗降低、5.5%~8.0%的平均延迟降低和36.7%~47.6%的能效提升,同时增加不多于6%的额外资源以及带来较小的性能开销(吞吐量降低0.8%~2.4%).NosralC在现场可编程门阵列(FPGA)上得到了验证,证明了该架构的可实现性. 展开更多
关键词 类脑处理器 片上网络 异步电路 全局异步局部同步 脉冲神经网络
下载PDF
基于GALS的SOC异步接口研究 被引量:3
3
作者 曾永红 叶旭鸣 《微电子学与计算机》 CSCD 北大核心 2010年第5期61-65,共5页
基于MOUSETRAP异步流水线结构提出了一种全局异步局部同步方式下的片上系统的异步互连接口架构.为实现异步接口电路的低功耗,对其进行了晶体管级的功耗优化设计.同时,利用基于多级供电电压控制下的延时可调机制,以缓解该异步互连中匹配... 基于MOUSETRAP异步流水线结构提出了一种全局异步局部同步方式下的片上系统的异步互连接口架构.为实现异步接口电路的低功耗,对其进行了晶体管级的功耗优化设计.同时,利用基于多级供电电压控制下的延时可调机制,以缓解该异步互连中匹配延时链设计困难带来工艺可移植性差的问题.该接口适用于对数据传输率和功耗有较高要求的多电压供电片上系统设计. 展开更多
关键词 异步流水线 全局异步局部同步 片上系统 低功耗 延时可调机制
下载PDF
Low Latency High Throughout Circular Asynchronous FIFO
4
作者 肖勇 周润德 《Tsinghua Science and Technology》 SCIE EI CAS 2008年第6期812-816,共5页
This paper describes a circular first in first out (FIFO) and its protocols which have a very low latency while still maintaining high throughput. Unlike the existing serial FIFOs based on asynchronous micropipeline... This paper describes a circular first in first out (FIFO) and its protocols which have a very low latency while still maintaining high throughput. Unlike the existing serial FIFOs based on asynchronous micropipelines, this FIFO's cells communicate directly with the input and output ports through a common bus, which effectively eliminates the data movement from the input port to the output port, thereby reducing the latency and the power consumption. Furthermore, the latency does not increase with the number of FIFO stages. Single-track asynchronous protocols are used to simplify the FIFO controller design, with only three C-gates needed in each cell controller, which substantially reduces the area. Simulations with the TSMC 0.25 μm CMOS logic process show that the latency of the 4-stage FIFO is less than 581 ps and the throughput is higher than 2.2 GHz. 展开更多
关键词 asynchronous circuit asynchronous first in first out (FIFO) CIRCULAR systems on a chip (SOC) global asynchronous local synchronous gals
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部