期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
Quad-channel broadband compact multi-antenna GNSS down-converter for high-reliability navigation
1
作者 Riyan Wang Bin Li +3 位作者 Hongyin He Kunming Yang Wei Feng Zhijian Chen 《Transportation Safety and Environment》 EI 2023年第4期100-106,共7页
A high-reliability broadband high-linearity down-converter for multi-antenna global navigation satellite system(GNSS)receiver is presented in this paper.Based on direction-of-arrival estimation,the multi-antenna GNSS ... A high-reliability broadband high-linearity down-converter for multi-antenna global navigation satellite system(GNSS)receiver is presented in this paper.Based on direction-of-arrival estimation,the multi-antenna GNSS receiver can separate the GNSS signals from the interfering signals and suppress harmful broadband radio frequency interferences.To drive the off-chip 50Ω2 resistive load and meet the stringent requirements of linearity,a quad-channel down-converter with a broadband common-gate low-noise transcon-ductance amplifier,current-driven passive mixer and novel bridge mode transimpedance driving amplifier have been proposed to contruct the multi-antenna recelver.The operating frequency of this down-converter is from 1.15 to 1.65 GHz,covering all bands for global positioning system(GPS),Beidou navigation satellite system(BDS),global navigation satellite system(GLONASS)and Galileo.The measured results show that the proposed quad-channel down-converter achieves+38 dBm output 3rd order intercept point(OIP3)and+17 dBm OP1dB(output-referred 1 dB compression point),9.5 dB to 12.9 dB noise figure(NF)across the variable gain of 10 dB to 27 dB and approximately 47 dB channel isolation. 展开更多
关键词 DOWN-CONVERTER radio frequency(rf)front-end multi-antenna receiver quad-channel global navigation satellite system(GNSS) BROADBAND
原文传递
5G毫米波反向阵极简构架与CMOS芯片实现
2
作者 郭嘉诚 胡三明 +4 位作者 沈一竹 钱昀 胡楚悠 黄永明 尤肖虎 《电子与信息学报》 EI CAS CSCD 北大核心 2024年第5期1570-1581,共12页
该文首次报道了一种极简构架的5G毫米波反向阵设计原理及其CMOS芯片实现技术。该毫米波反向阵极简构架,利用次谐波混频器提供相位共轭和阵列反向功能,无需移相电路及波束控制系统,便可实现波束自动回溯移动通信功能。该文采用国产0.18μ... 该文首次报道了一种极简构架的5G毫米波反向阵设计原理及其CMOS芯片实现技术。该毫米波反向阵极简构架,利用次谐波混频器提供相位共轭和阵列反向功能,无需移相电路及波束控制系统,便可实现波束自动回溯移动通信功能。该文采用国产0.18μm CMOS工艺研制了5G毫米波反向阵芯片,包括发射前端、接收前端及跟踪锁相环等核心模块,其中发射及接收前端芯片采用次谐波混频及跨导增强等技术,分别实现了19.5 d B和18.7 d B的实测转换增益。所实现的跟踪锁相环芯片具备双模工作优势,可根据不同参考信号支持幅度调制及相位调制,实测输出信号相噪优于–125 dBc/Hz@100 kHz。该文给出的测试结果验证了所提5G毫米波反向阵通信架构及其CMOS芯片实现的可行性,从而为5G/6G毫米波通信探索了一种架构极简、成本极低、拓展性强的新方案。 展开更多
关键词 毫米波集成电路 CMOS 反向阵 射频前端
下载PDF
A tunable passive mixer for SAW-less front-end with reconfigurable voltage conversion gain and intermediate frequency bandwidth 被引量:1
3
作者 陶健 fan xiangning zhao yuan 《High Technology Letters》 EI CAS 2018年第1期10-18,共9页
An adjustable mixer for surface acoustic wave( SAW)-less radio frequency( RF) front-end is presented in this paper. Through changing the bias voltage,the presented mixer with reconfigurable voltage conversion gain( VC... An adjustable mixer for surface acoustic wave( SAW)-less radio frequency( RF) front-end is presented in this paper. Through changing the bias voltage,the presented mixer with reconfigurable voltage conversion gain( VCG) is suitable for multi-mode multi-standard( MMMS) applications. An equivalent local oscillator( LO) frequency-tunable high-Q band-pass filter( BPF) at low noise amplifier( LNA) output is used to reject the out-of-band interference signals. Base-band( BB) capacitor of the mixer is variable to obtain 15 kinds of intermediate frequency( IF) bandwidth( BW). The proposed passive mixer with LNA is implemented in TSMC 0. 18μm RF CMOS process and operates from 0. 5 to 2. 5 GHz with measured maximum out-of-band rejection larger than 40 d B. The measured VCG of the front-end can be changed from 5 to 17 d B; the maximum input intercept point( IIP3) is0 d Bm and the minimum noise figure( NF) is 3. 7 d B. The chip occupies an area of 0. 44 mm^2 including pads. 展开更多
关键词 RECONFIGURABLE radio frequency (rf) front-end multi-mode multi-standard( MMMS) high-Q BAND-PASS filter ( BPF) cross-coupled common gate low noise amplifier ( CC-CGLNA) CMOS
下载PDF
S波段接收机通道仿真与电路设计 被引量:1
4
作者 周志增 李东生 +1 位作者 杨建斌 顾荣军 《电子对抗》 2009年第5期40-44,共5页
采用自顶向下的设计方法,设计了工作于S波段的带宽为100MHz的雷达接收机前端电路。使用Agilent公司的ADS微波设计软件对系统性能给予了仿真论证。在系统性能仿真可行的情况下,分别设计出低噪声放大器、混频器、中频放大器模块,仿真... 采用自顶向下的设计方法,设计了工作于S波段的带宽为100MHz的雷达接收机前端电路。使用Agilent公司的ADS微波设计软件对系统性能给予了仿真论证。在系统性能仿真可行的情况下,分别设计出低噪声放大器、混频器、中频放大器模块,仿真结果均达到要求。前端仿真结果为:增益大于75dB,噪声系数小于3dB,镜相抑制度为60dB,灵敏度为-90dBm,动态范围为50dB。 展开更多
关键词 射频前端 低噪声放大器 混频器 中频放大器 噪声系数 增益
下载PDF
无螺旋电感的小面积SiGe HBT宽带低噪声放大器
5
作者 赵彦晓 张万荣 +4 位作者 谢红云 金冬月 丁春宝 郭振杰 高栋 《北京工业大学学报》 CAS CSCD 北大核心 2014年第5期690-695,共6页
设计了一款无螺旋电感的1~6 GHz频段的小面积高性能SiGe HBT宽带低噪声放大器(wideband low noise amplifier,WLNA).采用具有优良阻抗匹配特性的共基放大器作为输入级,并采用噪声抵消技术抵消其噪声达到输入噪声匹配;共射放大器作为输出... 设计了一款无螺旋电感的1~6 GHz频段的小面积高性能SiGe HBT宽带低噪声放大器(wideband low noise amplifier,WLNA).采用具有优良阻抗匹配特性的共基放大器作为输入级,并采用噪声抵消技术抵消其噪声达到输入噪声匹配;共射放大器作为输出级,有源电感替代螺旋电感实现电感峰化技术来扩展频带宽度、提高增益的平坦度.基于Jazz 0.35μm SiGe BiCMOS工艺,完成了版图设计,WLNA的版图尺寸仅为105μm×115μm,与使用螺旋电感的WLNA相比,芯片面积大大减小.利用安捷伦公司的射频/微波集成电路仿真工具ADS进行了验证.结果表明:该WLNA在1~6 GHz频段内,S21】16 dB,NF【3.5 dB,S11【-10 dB,S22【-10 dB.对于设计应用于射频前端的小面积、低成本、高性能的单片WLNA具有一定的指导意义. 展开更多
关键词 SIGE HBT 有源电感峰化技术 噪声抵消支路 宽带低噪声放大器 射频前端
下载PDF
CDMA直放站可变频射频前端的设计 被引量:1
6
作者 郭春生 常风华 《电子器件》 CAS 2011年第4期441-445,共5页
设计了一种可变频射频前端,针对新一代具有数字处理功能的CDMA直放站而研发,可用于以解决"导频污染"、优化网络为目的的CDMA直放站系统中。射频前端调制和解调通道采用零中频方式设计,并且本振部分可现场配置,输出频率在一定... 设计了一种可变频射频前端,针对新一代具有数字处理功能的CDMA直放站而研发,可用于以解决"导频污染"、优化网络为目的的CDMA直放站系统中。射频前端调制和解调通道采用零中频方式设计,并且本振部分可现场配置,输出频率在一定范围内连续可变。介绍了此类CDMA直放站可变频射频前端的硬件设计思路,主要解决此类射频前端电路设计中相位噪声和噪声系数过高等问题。对设计的射频前端进行了相关的性能测试,测试结果表明本射频前端的整体EVM值在4%~6%rms,整体噪声较低,本振源的频率稳定度可达到10^(-9)量级,满足CDMA直放站的标准。 展开更多
关键词 CDMA直放站 可变频射频前端 低噪放大 硬件设计 相位噪声 噪声系数
下载PDF
低功耗UHFRFID射频/模拟前端解决方案 被引量:4
7
作者 杜永乾 庄奕琪 +1 位作者 李小明 刘伟峰 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第9期81-87,共7页
提出了用于无源超高频射频识别(UHF RFID)芯片的射频/模拟前端.该射频/模拟前端通过系统分区和分时供电优化了系统功耗,子电路包括整流电路、基准电路、三轨稳压电路、解调/调制电路、上电复位电路以及时钟电路.通过引入阈值补偿,将全C... 提出了用于无源超高频射频识别(UHF RFID)芯片的射频/模拟前端.该射频/模拟前端通过系统分区和分时供电优化了系统功耗,子电路包括整流电路、基准电路、三轨稳压电路、解调/调制电路、上电复位电路以及时钟电路.通过引入阈值补偿,将全CMOS整流电路的整流效率提升至不低于48%;电流求和型亚阈值基准电路在保证基准精度的同时,有效降低了功耗和芯片面积;无需大尺寸无源器件的解调电路,并从系统架构层面解决了解调失真的问题.该射频/模拟前端电路采用SMIC 0.18μm CMOS工艺库仿真并投片验证,测试结果表明:直流功耗为3.6μA,芯片有效面积为0.27mm2.将该射频/模拟前端电路集成至一款UHF RFID标签芯片中,采用商用阅读器进行测试,其读取距离>6m,平均读取速率达到89.9个/s. 展开更多
关键词 超高频射频识别 低功耗 带隙基准 阈值补偿 射频/模拟前端
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部