期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
7
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
高速SDH帧同步系统性能与同步码组选择
被引量:
6
1
作者
沙燕萍
曾烈光
《光通信研究》
北大核心
2000年第2期22-25,29,共5页
介绍了高速 SDH系统中的帧同步器的设计 ,分析了影响帧同步器性能的参数选择。在分析的基础上 ,以 STM- 4为例选择帧同步器参数和帧同步码组 ,实现了一种应用于高速SDH系统的并行帧同步器的设计。
关键词
帧同步器
同步数字序列
同步码组
下载PDF
职称材料
SDH系统帧同步的研究与ASIC实现
被引量:
5
2
作者
何颖
屈万里
罗杰
《半导体技术》
CAS
CSCD
北大核心
2002年第7期44-48,共5页
介绍了SDH系统中的帧同步器的设计思想,依据ITU-T关于SDH技术体制的建议,分析并计算了STM-1帧同步器的几个重要参数,选择了合适的帧同步码组。并在此基础上,采用ASIC设计方法设计实现了用于SDH系统的STM-1的并行帧同步器,并进行了仿真...
介绍了SDH系统中的帧同步器的设计思想,依据ITU-T关于SDH技术体制的建议,分析并计算了STM-1帧同步器的几个重要参数,选择了合适的帧同步码组。并在此基础上,采用ASIC设计方法设计实现了用于SDH系统的STM-1的并行帧同步器,并进行了仿真模拟。
展开更多
关键词
SDH系统
帧同步器
同步数字序列
专用集成电路
同步传输模块
ASIC设计
帧同步码组
下载PDF
职称材料
10Gbit/s甚短距离传输系统接收模块研究
被引量:
2
3
作者
毛陆虹
贺传峰
+3 位作者
戴居丰
陈弘达
周毅
陈雄斌
《电路与系统学报》
CSCD
北大核心
2005年第4期66-70,共5页
本文研究了符合OIF-VSR4-01.0规范的甚短距离(VSR)并行光传输系统转换器集成电路,实现了接收部分转换器集成电路中帧同步、8B/10B解码、12路通道去斜移、检错纠错等模块的设计。在Altera的StratixGX系列的FPGA上实现了接收部分转换器集...
本文研究了符合OIF-VSR4-01.0规范的甚短距离(VSR)并行光传输系统转换器集成电路,实现了接收部分转换器集成电路中帧同步、8B/10B解码、12路通道去斜移、检错纠错等模块的设计。在Altera的StratixGX系列的FPGA上实现了接收部分转换器集成电路。仿真分析的结果表明所设计的各个模块能正确的实现接收部分转换器集成电路的功能,给出了仿真结果。
展开更多
关键词
甚短距离传输
转换器集成电路
帧同步
仿真分析
下载PDF
职称材料
12路40Gb/s甚短距离并行光传输信号转换器研究
被引量:
2
4
作者
刘丰满
陈雄斌
+2 位作者
刘博
杨宇
陈弘达
《高技术通讯》
EI
CAS
CSCD
北大核心
2009年第4期415-420,共6页
基于OIF-VSR5-01.0规范,分析了12路并行40Gb/s甚短距离(VSR)光传输转换器模块的实现原理。采用top-down分析方法,使用硬件描述语言verilog,在可编程逻辑器件上完成了时钟数据恢复、基于字节对齐方案的帧同步、信道去斜移、比特间差奇偶...
基于OIF-VSR5-01.0规范,分析了12路并行40Gb/s甚短距离(VSR)光传输转换器模块的实现原理。采用top-down分析方法,使用硬件描述语言verilog,在可编程逻辑器件上完成了时钟数据恢复、基于字节对齐方案的帧同步、信道去斜移、比特间差奇偶校验(BIP)等功能模块的程序设计,实现了SFI-5与OIF-VSR5-01.0电信号格式的相互转换,并在Altera的StratixⅡGX系列的高速现场可编程门阵列(FPGA)上对功能模块进行了功能验证和联合仿真。结果表明所设计的各个功能模块满足系统应用要求,为下一步将系统设计转换为专用集成电路(ASIC)奠定了基础。
展开更多
关键词
甚短距离(VSR)
转换器
帧同步
去斜移
STM-256
下载PDF
职称材料
甚短距离光传输系统并行帧同步电路的设计与实现
5
作者
曾敏
朱恩
+2 位作者
王晓明
苗澎
王志功
《电子工程师》
2004年第4期26-29,共4页
根据甚短距离 (VSR)光纤传输系统中转换接收芯片帧同步系统的设计思想 ,参考ITU T关于同步数字系列 (SDH)技术的建议 ,分析了帧同步系统的关键性能参数 ,结合具体硬件电路的设计 ,选取了合适的参数。在此基础上 ,用VerilogHDL语言设计...
根据甚短距离 (VSR)光纤传输系统中转换接收芯片帧同步系统的设计思想 ,参考ITU T关于同步数字系列 (SDH)技术的建议 ,分析了帧同步系统的关键性能参数 ,结合具体硬件电路的设计 ,选取了合适的参数。在此基础上 ,用VerilogHDL语言设计了帧同步系统 ,选用Altera公司的StratixEP1S2 5F780C5 ,对电路进行了仿真模拟。作为VSR实验系统关键电路之一 ,帧同步系统通过在系统测试 ,测试结果显示该帧同步系统能够在实际中应用。
展开更多
关键词
甚短距离光传输系统
帧同步
同步数字系列
现场可编程门阵列
下载PDF
职称材料
SDH集成芯片的设计
被引量:
1
6
作者
王瀚晟
张晓如
+3 位作者
沙燕萍
皇甫伟
宋浩宇
曾烈光
《光通信研究》
北大核心
1998年第3期9-13,33,共6页
本文介绍了几种应用于SDH的技术,其中包括并行帧同步技术和并行扰码技术。采用这两项技术可以在低速电路上完成以前必须在高速电路上完成的功能,从而提高电路的稳定性,降低功耗。同时还介绍了一种匀滑AU-4的24bit指针抖...
本文介绍了几种应用于SDH的技术,其中包括并行帧同步技术和并行扰码技术。采用这两项技术可以在低速电路上完成以前必须在高速电路上完成的功能,从而提高电路的稳定性,降低功耗。同时还介绍了一种匀滑AU-4的24bit指针抖动的数字化预处理方法。另外,文章介绍了通过利用这些技术开发研制的STM-1复接专用集成电路TSOH-9900-1,并给出了其原理框图。
展开更多
关键词
并行帧同步
并行扰码
解同步
IC
数字信网
下载PDF
职称材料
FIFO技术在SDH数字交叉连接芯片设计中的应用
7
作者
刘钊远
《电讯技术》
2006年第3期28-32,共5页
首先介绍了数字交叉设备中SDH数字交叉连接芯片的位置及作用,简要介绍了SDH数字交叉芯片的基本结构,并讨论了采用FIFO技术来解决该结构中多条高速链路之间交叉所面临的问题,对FIFO基本电路给予描述,重点讨论了FIFO技术在SDH数字交叉连...
首先介绍了数字交叉设备中SDH数字交叉连接芯片的位置及作用,简要介绍了SDH数字交叉芯片的基本结构,并讨论了采用FIFO技术来解决该结构中多条高速链路之间交叉所面临的问题,对FIFO基本电路给予描述,重点讨论了FIFO技术在SDH数字交叉连接芯片中的应用,最后给出了数字交叉连接芯片中FIFO技术的设计实现。
展开更多
关键词
先进先出队列
数字交叉连接
帧定位
双端口随机存储器
下载PDF
职称材料
题名
高速SDH帧同步系统性能与同步码组选择
被引量:
6
1
作者
沙燕萍
曾烈光
机构
清华大学
出处
《光通信研究》
北大核心
2000年第2期22-25,29,共5页
文摘
介绍了高速 SDH系统中的帧同步器的设计 ,分析了影响帧同步器性能的参数选择。在分析的基础上 ,以 STM- 4为例选择帧同步器参数和帧同步码组 ,实现了一种应用于高速SDH系统的并行帧同步器的设计。
关键词
帧同步器
同步数字序列
同步码组
Keywords
frame
aligner
SDH
STM
分类号
TN913.24 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
SDH系统帧同步的研究与ASIC实现
被引量:
5
2
作者
何颖
屈万里
罗杰
机构
华中科技大学
出处
《半导体技术》
CAS
CSCD
北大核心
2002年第7期44-48,共5页
文摘
介绍了SDH系统中的帧同步器的设计思想,依据ITU-T关于SDH技术体制的建议,分析并计算了STM-1帧同步器的几个重要参数,选择了合适的帧同步码组。并在此基础上,采用ASIC设计方法设计实现了用于SDH系统的STM-1的并行帧同步器,并进行了仿真模拟。
关键词
SDH系统
帧同步器
同步数字序列
专用集成电路
同步传输模块
ASIC设计
帧同步码组
Keywords
frame
aligner
SDH
ASIC
STM
分类号
TN911.21 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
10Gbit/s甚短距离传输系统接收模块研究
被引量:
2
3
作者
毛陆虹
贺传峰
戴居丰
陈弘达
周毅
陈雄斌
机构
天津大学电子信息工程学院
中国科学院半导体研究所集成光电子学国家重点实验室
出处
《电路与系统学报》
CSCD
北大核心
2005年第4期66-70,共5页
基金
国家863高科技资助项目(2002AA312240
2003AA312040)
文摘
本文研究了符合OIF-VSR4-01.0规范的甚短距离(VSR)并行光传输系统转换器集成电路,实现了接收部分转换器集成电路中帧同步、8B/10B解码、12路通道去斜移、检错纠错等模块的设计。在Altera的StratixGX系列的FPGA上实现了接收部分转换器集成电路。仿真分析的结果表明所设计的各个模块能正确的实现接收部分转换器集成电路的功能,给出了仿真结果。
关键词
甚短距离传输
转换器集成电路
帧同步
仿真分析
Keywords
very
short
reach
(VSR)
converter
IC
frame
aligner
分类号
TN911 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
12路40Gb/s甚短距离并行光传输信号转换器研究
被引量:
2
4
作者
刘丰满
陈雄斌
刘博
杨宇
陈弘达
机构
中国科学院半导体研究所集成光电子学国家重点联合实验室
出处
《高技术通讯》
EI
CAS
CSCD
北大核心
2009年第4期415-420,共6页
基金
863计划(2006AA01Z239
2007AA01Z2A5)
+1 种基金
国家自然科学基金(60502005)
博士后基金(20070420833)资助项目
文摘
基于OIF-VSR5-01.0规范,分析了12路并行40Gb/s甚短距离(VSR)光传输转换器模块的实现原理。采用top-down分析方法,使用硬件描述语言verilog,在可编程逻辑器件上完成了时钟数据恢复、基于字节对齐方案的帧同步、信道去斜移、比特间差奇偶校验(BIP)等功能模块的程序设计,实现了SFI-5与OIF-VSR5-01.0电信号格式的相互转换,并在Altera的StratixⅡGX系列的高速现场可编程门阵列(FPGA)上对功能模块进行了功能验证和联合仿真。结果表明所设计的各个功能模块满足系统应用要求,为下一步将系统设计转换为专用集成电路(ASIC)奠定了基础。
关键词
甚短距离(VSR)
转换器
帧同步
去斜移
STM-256
Keywords
very
short
reach
(VSR),
converter,
frame
aligner
,
channel
align
ment,
STM-256
分类号
TN929.11 [电子电信—通信与信息系统]
TN911.7 [电子电信—信息与通信工程]
下载PDF
职称材料
题名
甚短距离光传输系统并行帧同步电路的设计与实现
5
作者
曾敏
朱恩
王晓明
苗澎
王志功
机构
东南大学射频与光电集成电路研究所
出处
《电子工程师》
2004年第4期26-29,共4页
基金
国家高技术研究发展计划 (863计划 )(2 0 0 1AA12 2 0 3 2 )
文摘
根据甚短距离 (VSR)光纤传输系统中转换接收芯片帧同步系统的设计思想 ,参考ITU T关于同步数字系列 (SDH)技术的建议 ,分析了帧同步系统的关键性能参数 ,结合具体硬件电路的设计 ,选取了合适的参数。在此基础上 ,用VerilogHDL语言设计了帧同步系统 ,选用Altera公司的StratixEP1S2 5F780C5 ,对电路进行了仿真模拟。作为VSR实验系统关键电路之一 ,帧同步系统通过在系统测试 ,测试结果显示该帧同步系统能够在实际中应用。
关键词
甚短距离光传输系统
帧同步
同步数字系列
现场可编程门阵列
Keywords
very
short
reach,
optical
transmission
system,
frame
aligner
,
SDH,
FPGA
分类号
TN929.11 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
SDH集成芯片的设计
被引量:
1
6
作者
王瀚晟
张晓如
沙燕萍
皇甫伟
宋浩宇
曾烈光
机构
清华大学
出处
《光通信研究》
北大核心
1998年第3期9-13,33,共6页
文摘
本文介绍了几种应用于SDH的技术,其中包括并行帧同步技术和并行扰码技术。采用这两项技术可以在低速电路上完成以前必须在高速电路上完成的功能,从而提高电路的稳定性,降低功耗。同时还介绍了一种匀滑AU-4的24bit指针抖动的数字化预处理方法。另外,文章介绍了通过利用这些技术开发研制的STM-1复接专用集成电路TSOH-9900-1,并给出了其原理框图。
关键词
并行帧同步
并行扰码
解同步
IC
数字信网
Keywords
parallel
frame
aligner
,
parallel
scrambler,
desynchronization,
application
specific
integrated
circuit
分类号
TN919.34 [电子电信—通信与信息系统]
TN913.24 [电子电信—信息与通信工程]
下载PDF
职称材料
题名
FIFO技术在SDH数字交叉连接芯片设计中的应用
7
作者
刘钊远
机构
西安邮电学院专用集成电路设计中心
出处
《电讯技术》
2006年第3期28-32,共5页
基金
国家"十五"科技攻关计划资助项目(2002BA106B06)
文摘
首先介绍了数字交叉设备中SDH数字交叉连接芯片的位置及作用,简要介绍了SDH数字交叉芯片的基本结构,并讨论了采用FIFO技术来解决该结构中多条高速链路之间交叉所面临的问题,对FIFO基本电路给予描述,重点讨论了FIFO技术在SDH数字交叉连接芯片中的应用,最后给出了数字交叉连接芯片中FIFO技术的设计实现。
关键词
先进先出队列
数字交叉连接
帧定位
双端口随机存储器
Keywords
FIFO
digital
cross
connection
frame
align
dual
port
RAM
分类号
TN492 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
高速SDH帧同步系统性能与同步码组选择
沙燕萍
曾烈光
《光通信研究》
北大核心
2000
6
下载PDF
职称材料
2
SDH系统帧同步的研究与ASIC实现
何颖
屈万里
罗杰
《半导体技术》
CAS
CSCD
北大核心
2002
5
下载PDF
职称材料
3
10Gbit/s甚短距离传输系统接收模块研究
毛陆虹
贺传峰
戴居丰
陈弘达
周毅
陈雄斌
《电路与系统学报》
CSCD
北大核心
2005
2
下载PDF
职称材料
4
12路40Gb/s甚短距离并行光传输信号转换器研究
刘丰满
陈雄斌
刘博
杨宇
陈弘达
《高技术通讯》
EI
CAS
CSCD
北大核心
2009
2
下载PDF
职称材料
5
甚短距离光传输系统并行帧同步电路的设计与实现
曾敏
朱恩
王晓明
苗澎
王志功
《电子工程师》
2004
0
下载PDF
职称材料
6
SDH集成芯片的设计
王瀚晟
张晓如
沙燕萍
皇甫伟
宋浩宇
曾烈光
《光通信研究》
北大核心
1998
1
下载PDF
职称材料
7
FIFO技术在SDH数字交叉连接芯片设计中的应用
刘钊远
《电讯技术》
2006
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部